Приемопередатчик дескретной информации
Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления промышленными объектами. Цель изобретения - повышение помехозащищенности. Приемопередатчик содержит мультиплексор 1, дешифратор 2, блоки 3 памяти и первый и второй элементы И 4 и 5. В предложенном приемопередатчике цель достигается тем, что разовые помехи в любых линиях магистрали передачи данных приводят лишь к потере единиц информации на входах блоков 3 памяти, но за счет интегрирующих свойств блоков 3 памяти информация на их выходах не искажается. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (s»s Н 04 i 5/14
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
<О ф
<, ) !
1)> (21) 4744088/09 (22) 27.09.89 (46) 30.08.91, Бюл. ¹ 32 (71) Научно-исследовательский институт радиоприборостроения (72) В.Н,Польский и В.В.Чернышев (53) 621,396.41 (088.8) (56) Шевкопляс Б.В. Микропроцессорные структуры. Инженерные решения. М.: Радио и связь, 1986, с. 75-77. (54) ПРИЕМОПЕРЕДАТЧИК ДИСКРЕТНОЙ
ИНФОРМАЦИИ (57) Изобретение относится к электросвязи и может быть использовано в автоматизироИзобретение относится к электросвязи и может быть использовано в автоматизированных системах управления промышленными объектами.
Цель изобретения — повышение помехозащищенности, На чертеже приведена структурная схема предложенного приемопередатчика.
Приемопередатчик дискретной информации содержит мультиплексор 1, дешифратор 2, блоки 3 памяти и первый и второй элементы И 4 и 5.
Устройство приема и передачи информации работает следующим образом. Циклически изменяющийся код поступает на адресный вход мультиплексора 1, поочередно опрашивает линии информационных входов.
При передаче информации сигнал с опрашиваемой линии стробируется сигналом с входа б чтения и поступает в линию данных. При приеме информации на адресные. Ж» 1674392 А1 ванных системах управления промышленными обьектами. Цель изобретения — повышение помехо за щи щен ности.
Приемопередатчик содержит мультиплексор 1, дешифратор 2, блоки 3 памяти и первый и второй элементы И 4 и 5. В предложенном приемопередатчике цель достигается тем, что разовые помехи в любых линиях магистрали передачи данных приводят лишь к потере единиц информации на входах блоков 3 памяти, но за счет интегрирующих свойств блоков 3 памяти информация на их выходах не искажается. 1 ил, входы 7 дешифратора 2 поступают сигналы адреса, обеспе <ивающие возможность появления сигнала на одном из выходов дешифратора 2. Сигнал с входа 8 данных поступает на второй элемент И 5 и при наличии разрешающего сигнала на входе 9 записи поступает на С-вход управления дешифратора 2 и на вход блока 3 памяти определяемого кодом адреса. Поскольку коды адреса изменяются циклически, сигнал на входе блока 3 памяти будет повторяться с периодом, равным периоду цикла смены адресов. После интегрирования блоком 3 памяти на соответствующем информационном выходе будет сформирован стабильный выходной сигнал.
Блоки 3 памяти представляют собой интегратор с различными постоянными времени заряда (т, ) и разряда (тр ).
Для защиты от разовых помех необходимо, чтобы гр ) 2 " хд и +1
1674392 где и — разрядность шины адреса, % (2 +1) э где Й вЂ” разрядность кода, переданного последовательно по линии.
Составитель О, Геллер
Техред М.Моргентал
Корректор О. Кундрик
Редактор Н, Коляда
Заказ 2936 Тираж 371 Подписное
ВНИИПИ Государственнсно комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва. Ж-35, Раушская наб., 4/5
Производственно-издатвн,ский комбинат "Патент", г. Ужгород, ул.Гагарина, 101
Использование изобретения позволяет существенно повысить помехозащищенность устройства. В известном устройстве разовые помехи на линиях данных могут привести к потере единиц информации, а помехи на линиях шйны адреса и шины управления могут привести к рассинхронизации и потере всей информации за данный период обмена. В предложенном устройстве разовые помехи в любых линиях магистрали передачи данных приводят лишь к потере единиц информации на входах блоКоВ 3 памяти, но за счет интегрирующих свойств элементов памяти информация на выходах не искажается, . Формула изобретения
Приемопередатчик дискретной информации, содержащий мультиплексор, дешифратор, блоки памяти, выходы которых
5 являются информационными выходами приемопередатчика, информационными входами и адресным входом которого являются . соответственно 0-входы мультиплексора и
А-вход дешифратора, отличающийся:10 тем, что, с целью повышения помехозащищенности, в него введены последовательно соединенные первый и второй элементы И, при этом первый вход первого элемента И подключен к выходу мультиплексора, а вы15 ход второго элемента И соединен с С-входом дешифратора, выходы которого подключены к входам соответствующих блоков памяти, второй вход первого элемента И является входом считывания приемопе20 редатчика, входом записи которого является второй вход второго элемента И, первый вход которого является входом данных приемопередатчика.