Устройство мажорирования
Устройство относится к вычислительной технике и системам передачи данных. Цель изобретения - расширение функциональных возможностей устройства за счет обеспечения работы в парафазном режиме. Информационные троекратно повторяющиеся посылки мажоритарно декодируются на сдвиговых регистрах 1, 4 и преобразуются в парафазный вид. 1 ил.
союз советских
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Ь О с
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4763998/24 (22) 24.08.89 (46) 30,07.91. Бюл. М 28 (72) А.В.Боряк (53) 681.3(088.8) (56) Авторское свидетельство СССР
ЬЬ 1251352, кл. Н 05 К 10/00, G 06 F 11/18, 1984.
Авторское свидетельство СССР
hh 1094034, кл. G 06 F 11/00, 1983.
„„5U„„1667082 А1 (я)ю 6 06 F 11/18, Н 03 К 19/23 (54) УСТРОЙСТВО МАЖОРИРОВАНИЯ (57) Изобретение относится к вычислительной технике и системам передачи данных.
Цель изобретения — расширение функциональных воэможностей устройства путем обеспечения работы в парафазном режиме.
Информационные трехкратно повторяющиеся посылки мажоритарно декодируются на сдвиговых регистрах 1 и 4 и преобразуются в парафазный вид. 1 ил.
1667082
Изобретение относится к вычислительной технике, а именно к системам передачи цифровых данных повышенной надежности, и может быть использовано для мажорированной выборки сигнала при трехкратном его повторении.
Целью изобретения является расшире: ние функциональных возможностей устрой ства путем обеспечения работы в, парафазном режиме.
На чертеже приведена схема устройст,, ва мажорирования, Устройство содержит первый двухразрядный сдвиговый регистр 1, первый эле, мент И 2, элемент НЕ 3, второй двухразрядный сдвиговый регистр 4, второй элемент И 5, элемент ИЛИ 6, вход 7 синхронизации (тактовую шину), информационный вход 8 (информационную шину). вход 9 сброса, информационные выходы 10 и 11 и выход 12 готовности устройства.
Устройство работает следу щим обра,, зом, Перед началом выборки очередного сигнала подачей сигнала "Сброс" на вход 9
, производится обнуление сдвиговых регист ров 1 и 4. По информационной шине 8 трижды поступает сигнал "1" или О, причем,. сбой или ошибка в вычислениях мсжет иметь место в любом повторении, При поступлении сигнала "1" на входе элемента И
2 — разрешающий сигнал и информация, поступающая на вход D регистра 1 по сигналу сдвига, поступающему синхронно с информационными сигналами по тактсвой шине 7, записывается в первый разряд регистра 1. Одновременно на вход элемента И
5 через элемент НЕ 3 подается сигнал, запрещающий прохождение сигнала сдвига на регистр 4. При повторном поступлении сигнала "1" происходит сдвиг "1", поступившей в первом такте, во второй разряд регистра 1 и запись "1" в первый разряд этого же регистра. Одновременно "1" поступает на выход 10 и через элемент ИЛИ 6 на выход
12, а элемент НЕ 3 препятствует записи информационной "1" в регистр 4, При поступлении сигнала "0" через элемент НЕ 3 на входе элемента И 5 — разрешающий сигнал и "1", свидетельствующая о приходе информационного "0" и поступающая на вход Dрегистра 4,,по сигналу сдвига от тактовой шины 7 записывается в первый
-разряд регистра 4, Сдвиг и запись "1", соответствующей приходу информационного "0", в регистре 4 осуществляется аналогично сдвигу и записи
"1" в регистре 1.
Таким образом, информационная "1" записывается в регистр 1, а информационный "0" фиксируется записью "1" в регистр 4, За три такта работы один из сдвиговых регистров имеет на выходе второго оазряда
"1", а другой — "0" и через элемент ИЛИ 6 на выходе 12 формируется сигнал "1", свидетельствующий об окончании декодирования.
Наличие "1" на выходе регистра 1 свидетельствует о выборке сигнала "1", а наличие
"1" на выходе регистра 4 — о выборке сигнала "0".
Если информационная "1" или информационный "0" будут приходить два раза подряд, та процесс выборки сигнала закончится за два такта, при этом на выходе 12 также появится "1", Формула изобретения
Устройство мажорирования, содержащее первый двухразрядный сдвиговый регистр, первый элемент И и элемент НЕ, первый вход первого элемента И соединен с информационным входом устройства, а вход сброса устройства соединен с входом установки первого двухразрядного сдвигового регистра, информационный и тактовый входы которого соединены соответственно с информационным входом устройства и с выходом первого элемента И, второй вход которого соединен с входом синхронизации устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства путем обеспечения работы в парафазном режиме, в него введены второй двухразрядный сдвиговый регистр, второй элемент И и элемент ИЛИ, причем вход сброса устройства соединен с входом установки второго двухразрядного сдвигового регистра, вход синхронизации устройства связан с первым входом второго элемента И, выход которого подключен к тактовому входу второго двухразрядного сдвигового регистра, информационный вход устройства через элемент НЕ подключен к второму входу второго элемента И и информационному входу второго двухразрядного сдвигового регистра, выходы старших разрядов первого и второго двухразрядных сдвиговых регистров являются одноименными информационными выходами. устройства и подключены к входам элемента ИЛИ, выход которого является выходом готовности устройства.

