Цифровой приемник дельта-модулированных сигналов многочастотного кода
Изобретение относится к устройствам приема многочастотных кодов. Цель изобретения - повышение помехоустойчивости - достигается за счет исключения ложных кодовых комбинаций путем их блокировки в блоке 9 выдачи информации сигналом с выхода блока 8 управления. При этом исключаются все первые кодовые комбинации при смене информационного состояния, что достигается введением на выходе блоков 3 фильтрации последовательно соединенных блока 4 стробирования, первого блока 5 задержки, блока 7 сравнения и второго блока 6 задержки. 1 ил. 3 (Л
СОЮЗ СОВЕТСНИХ
«М
РЕСПУБЛИК (lW (ill
SU (д ) Н 03 Н 17/04
ng Y
Р
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ госуддРствкнный намнет
ll0 ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ П НТ СССР (21) 4706894/09 (22) 19.06.89 (46) 30.05.91. Бюл. У 20 (72) Ю,О. Охлобыстин (53) 621.395.44(088.8) (56) Брунченко А.В, и др. Цифровые ьбнаружители гармонических составляющих для сигналов с адаптивной дельтамодуляцией. М.: Электросвязь, 1987, Ф 10, с. 18-21.
2 (54) ЦИФРОВОЙ ПРИЕМНИК ДЕЛЬТА-МОДУЛИP0BAHHbK СИГНАЛОВ МНОГОЧАСТОТНОГО
КОДА (57) Изобретение относится к устройствам приема многочастотных кодов.
Цель изобретения — повышение помехоустойчивости — достигается за счет исключения ложных кодовых комбинаций путем их блокировки в блоке 9 выдачи информации сигналом с выхода блока 8 управления. При этом исключаются все первые кодовые комбинации при смене информационного состояния, что достигается введением на выходе блоков 3 фильтрации последовательно соединенных блока 4 стробирования, первого блока 5 задержки, блока 7 сравнения и второго блока 6 задержки. 1 ил.
1653131
Ф ор мул а и з о бр е т е ни я
Составитель В. Шевцов
Техред N-.Дидык Корректор М. Самборская
Редактор М. Келемеш
Заказ 1780 Тираж 456 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101
Изобретение относится к области радиотехники и связи и может быть использовано на телефонйых сетях для приема сигналов многочастотного кода 2 и 6 т
Цель изобретения — .повышение помехоустойчивости.
На чертеже представлена структурная электрическая схема цифрового приемника дельта-модулированных сигналов многочастотного кода.
Цифровой приемник содержит блок 1 синхронизации, блок 2 постоянной пал1яти, Н Ьлоков 3 Фильтрации, ьлок 4 15 стробирования, первый и второй блоки и 6 задержки, блок 7 сравнения, блок 8 управления выдачи информации и блок 9 выдачи информации.
Цифровой приемник дельта-модули- 20ровапных сигналов многочастотного кода работает следующим образом.
Последовательность частотных посылок хода в виде дельта-модулированных сигналов поступает на объединен- 25 ные входы блоков 3, на входы опорных сигналов которых подаются ограниченные по амплитуде квадратурные составляющие соответствующих частот,: форлшруемые в блоке 2 под действием 30 сигналов, поступающих из блока 1.
В олоке 4 производится привязка фронтов сигналов, формируелых в блоках 3, к синхроимпульсам, вырабатываемым в блоке 1. В блоке 7 производитСя сравнение каждого текущего .информационного слова, обнаруженного блоками 3 с каждым предыцушии, задержанным в первом блоке 5. В случае их совпадения блок 7 формирует "1" на своем 40 выходе и "0" — в противном случае.
Результат сравнения задерживается на время, равное длительности слова во втором блоке 6.
Таким образом, на входы блока 8 45 поступают сигналы попарного сравнения текущего информационного -слова с последующим и с предыцущим. Блок 8 реализует логическую .функцию ИЛИ с инверсией по входу, соединенному .с.выходом блока 7, и формирует сигнал блокировки выдачи информации в блок 9 в момент смены информационного слова, формируемого блоком 4, что исключает влияние переходных искажений. При приеме многочастотного кода "2 и 6" число блоков фильтрации М 6.
Цифровой приемник дельта-модулированных сигналов многочастотного кода, содержащий 11 блоков фильтрации, информационные входы которых объединены, -блок синхронизации, ггервый и второй выходы которого подключены к одноименным первым и вторым синхронизирующлм входам всех блоков фильтрации, первый и второй входы опорных сигналов каждого из которых подключены к одноименной паре выходов олока постоянной памяти, входы которого соединены с управляющими выходами блока синхронизации, о т л .и ч а юшийся тем, что, с целью повьппения помехоустойчивости, введены последовательно соединенные блок стробирования, первый блок задержки, блок сравнения, второй блок задержки, блок управления выдачей информации и блок выдачи информации, информационные входы которого попарно объединены с одноименными вторичными входами блока сравнения и подключены к одноименным выходам блока стробирования, входы которого подключены к выходам соответствующих блоков фильтрации, выход блока сравнения подключен к второму входу блока управления выдачей информации, а второй, третий, четвертый и пятый выходы блока синхронизации подключены к синхронизирующим входам соответственно блока выдачи информации, блока стробирования, первого блока задержки и втoporo блока задержки.

