Датчик случайного потока
Изобретение относится к импульсной технике и может использоваться в информационно-измерительной технике. Цель.изобретения - повышение равномерности закона распределения формируемого потока. Это достигается введением в датчик случайного потока генератора 6 случайных чисел, второго управляемого делителя 5 частоты, датчика 8 псевдослучайных чисел, блока 9 памяти и образованием новых функциональных связей. 1 ил.
СОЮЗ СОВЕТСНИХ
РЕСПУБЛИК (1а all
А1 (gg)g Н 03 K 3/84
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПРИ ГКНТ OGCP
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСМОВВ(СВИЮТВЪСТВУ (21) 4634144/21 (22) 09.01.89 (46) 23.05.91. Бюл. Р 19 (72) В.В.Блатов (53) 621.374.2 (088.8) (56) Авторское свидетельство СССР
Р 993445, кл. H 03 К 3/84, 1981.
Авторское свидетельство СССР
Р> 1370736, кл. Н 03 .К 3/84, !983.
2 (54) ДАТЧИК СЛУЧАЙНОГО ПОТОКА (57) Изобретение относится к импульсной технике и может использоваться в информационно-измерительной технике.
Цель изобретения — повышение равномерности закона распределения формируемого потока. Это достигается введением в датчик случайного потока генератора б случайных чисел, второго управляемого делителя 5 частоты, датчика 8 псевдослучайных чисел, блока
9 памяти и образованием новых функциональных связей. 1 ил.
1651358
Изобретение относится к. импульсной технике и может использоваться в информационно-измерительной технике.
Цель изобретения — повышение рав5 номерности закона распредепения формируемого потока.
На чертеже представлена электрическая функциональная схема датчика случайного потока. 10
Датчик случайного потока содержит ,триггер 1, первый выход которого соединен с вторым входом первого элемента И 2, выход котор1то соединен с входом первого управляемого делителя
3 частоты, второй элемент И 4, выход которого соединен с входом второго управляемого делителя 5 частоты, генератор 6 случайных чисел, шину 7 тактовых .импульсов, датчик 8 псевдослучайных чисел выходы которого сое1 динены с входами блока 9 памяти, выходы которого соединены с входами уп равления второго управляемого делителя 5 частоты, выход которого соединен 25 с первым входом триггера 1, второй вход которого соединен с выходом первого управляемого делителя 3 частоты, входы управления которого соединены с выходом генератора 6 случайных чисел, вход которого соединен с вторым выходом триггера 1 и с первым входом второго элемента И 4, второй вход которого соединен с шиной 7 тактовых импульсов и с первым входом первого 35 элемента И 2, второй вход которого соединен с входом датчика 8 псевдослучайных чисел.
Поспедовательно соединенные датчик
8 псевдослучайных чисел и блок 9 па-.
4 мяти представляют собой генератор случайных чисел.
Датчик работает .следующим образом.
Входные тактовые импульсы с шины 7 тактовых импульсов через элемент И 2 поступают на первый управляемый делитель 3 частоты, на установочных входах которого задан с генератора 6 . случайных чисел коэффициент деления
К, К -й импульс с выхода управ4!, 14! 50 ляемого делителя 3 частоты устанавливает триггер 1 в нулевое состояние.
Выходной сигнал с второго выхода триггера 1 переключает генератор б случайных чисел, на выходе которого поSS является новое число К !,+! . Одновре1 менно открывается элемент И 4 и тактовые импульсы поступают на второй управляемый делитель 5 частоты, коэффициент деления К которого задан а.1 кодом с выходов блока 9 памяти. Че.— рез К ° импульсов выходной сигнал ,! упраьняемого делителя 5 частоты переключает триггер 1 в единичное состояние. Сигнал с первого выхода триггера 1 открывает элемент. И 2, а спад этого сигнала переключит при следующем переключении триггера 1 датчик 8 псевдослучайных чисел, обеспечивая этим смену кода на выходах блока 9 памяти. Далее процесс формирования потока повт оряется. формулаизобретения
Датчик случайного потока, содержащий шину тактовыми импульсов, соединенную с первым входом первого элемента
И, второй вход которого соединен с первым выходом триггера, второй выход которого соединен с первым входом второго элемента И, первый управляемый делитель частоты, о т л и ч а юшийся тем, что, с целью повышения равномерности закона распределения формируемого потока, в него введены второй управляемый делитель частоты, генератор случайных чисел, датчик псевдослучайных чисел, выходы которого соединены с входами блока памяти, выходы которого соединены с входами управления второго управляемого делителя частоты, выход которого соединен с первьи входом триггера, второй вход которого соединен с выходом первого управляемого делителя частоты, вход которого соединен с выходом первого элемента И, первый вход которо ro с ое дине н с в то рым входом в то рого элемента И, выход которого соединен с входом второго управляемого делителя частоты, вход датчика псевдослучайных чисел соединен с первым выходом триггера, второй выход которого соединен с входом генератора случайных чисел, выходы которого соединены с входами управления первого управля емог о делителя частоты.

