Преобразователь кода во временной интервал
Изобретение относится к автоматике и вычислительной технике и может быть использовано в радиометрической аппаратуре, устройствах синхрончзации и цифровых синтезаторах частот. Цель изобретения - повышение надедности преобразователя путем исключения дискретной нестабильности временного положения выходного сигнала за счет введения устройстве автоматической подстройки фазы опорной частоты к фронту импульса начального запуска. Цель изобретения достигается с помощью введения л преобраэогатель, содержащий генератор импульсов, делитель частоты и блок управляемой дискретной задержки, коммутатора двух элементов задержки на шестую часть периода сигнала генератора импульсов каждый, регистр.., элемента И-НЕ и триггера, что позволяет подстраивать положительный перегад опорной частоты , поступающий на вход блока управляемой дискретной задержки, к фронту импульса начального запуска, поступающего с выхода делителя частоты, путем коммутации фазы сигнала генератора импульсов. Таким образом исключаются хаотические изменения временного положения выходного сигнала при изменении внешних условий. 3 ил. € (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕО1ИХ
РЕСПУБЛИК
„„SU „„J3>5> gg
А1
111) 5 }1 03 М 1/82
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ASTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4661266/24 (22) 10,03 ° 89 (46) 15.03.91. Бюл. »1 10 (72) А.К.Ханыкин, F..Г.Шилов и В. Г. Загороди»»»» (53) 681. 325 (088. 8) (56) Авторское свидетельство (:СОР
11» 764124, кл. Н 03 M 1/82, 1976.
Важенина З.П. и др, Иетодь1 и сре.tства временной задержки импульсных сигналов. И., 1971, с.185, рис.3.26. (54) ПРЕОБРАЗОВАТЕЛЬ КОЛА ВО ВРЕМЕННОЙ ИНТЕРВАЛ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в радиометр»:ческой аппаратуре, устройствах синхрон »зации и цифровых синтезаторах частот. Пель изобретения - повьш»ение надежности преобразователя путем исключения дискретной нестабильности временного положения выходного сигнала за счет
Изобретение относится к автоматике и вычислительной технике и может быть использовано в радиометрической аппаратуре, устройствах синхронизации и цифровых синтезаторах частот.
Целью изобретения является повышение надежности преобразователя путем исключения нестабильности временного положения выходного сигнала.
На фиг. 1 приведена структурная электрическая rõåìà преобразователя, на фиг. 2, 3 — временные диаграммы
его работы. введения устройств,» автоматической подстройки фазы опорной частоты к фронту импульса начальногo запуска.
Пель изобре»ения достигается с помощью введения »» преобраэогатель, содержащий генератор импульсон, делитель частоты и блок управляемой дискретной задержки, коммутатора двух элементов задержки на шестую часть периода сигнала генератора импульсов каждьп», регистр.-, »лемента И-НЕ и триггера, что позно; яет подстраивать положи»ельный пере,aE», опорной частоты, поступающий н» вход блока управляемои дискретной задержки, к фронту импульса начального запуска, поступающего с выхода делителя частоты, путем коммутации фазы сигнала генератора импульсов. Таким образом исключаются хаотические изменения временного положения выходного сигнала при изменении внешних условий. 3 ил.
Преобразователь содержит генератор
1 импульсов, коммутатор 2, элементы
3, 4 задержки, регистр 5, элемент
И-НЕ 6, триггер 7, блок 8 упранляемсй дискретной задержки, делитель 9 частоты, шину 10 входного кода и ,выходную шину 11.
Преобразователь кода во временной интервал работает следующим образом.
Опорная частота с второго прямого или инверсного выхода генера тора 1 импульсов через коммутатор 2 поступает на элементы 3, 4 задерж1635259
15 но обеспечивать надежную запись входной информации. Задержка, вносимая каждым элементом 3, 4 задержки, составляет шестую часть периода повторе20 ки. Элементы задержки инвертируют сигналы, поступающие на их входы.
Задержанная опорная частота с выходов элементов задержки п -ступает на информационные входы двухразрядного регистра 5, на вход синхронизации которого подается импульс начального запуска с выхода делителя 9 частоты. Быстродействие регистра должния частоты. генератора 1. На информационные входы регистра 5 поступают сигналы, сдвинутые один относительно другого по фазе, и в интервале, равном периоду частоты генератора 1 (Т ), на входах регистра поочередно будут возникать шесть комбинаций нулей и единиц (10 00, 01, 11, 10). Таким образом, на выходе регистра 5 вырабатывается фиксированный двухразрядный код временного положения фронта импульса начала запуска, поступающего с выхода делителя 9 частоты по отношению к фазе опорного сигнала, поступающего на первый Вход блока 8 управялемой дискретной задержки.
Подсчет импульсов осуществляется по отрицательным перепадам, поэтому оптимальным кодом для надежной работы блока 8 является наличие логических нулей на прямом.и инверсном выходах регистра 5, т.е. когда фронт импульса начала запуска находится вблизи положительного перепада опорной частоты сигнала, Если под влиянием дестабилиэируюD1Hõ факторов происходит рассогласование, и фронт импульса начала запуска, поступающего с делителя 9, будет находиться в непосредственной близости от отрицательного перепада входной частоты блока 8, то на входах регистра 5 возникает критическое состояние — 01. На выходах регистра 5 появятся логические единицы, а на выходе элемента И-HF. 6 возникает отрицательный перепад напряжения, триггер 7 изменит свое состояние на противоположное, на выход коммутатора 2 с генератора 1 поступит противофазная опорная частота. После следующего отрицательно25
ro перепада импульса начала запуска, поступающего с выхода делителя 9, на выходах регистра 5 появятся уровни логического нуля, так как отрица- тельный фронт импульса начала запуска будет находиться вблизи положительного перепада опорной частоты, что является оптимальным кодом для надежной работы блока 8 управляемой дискретной задержки. Выход элемента И-HF. 6 устанавливается в состояние логической единицы, а состояние триггера 7 не изменится, так как срабатывание триггера осуществляется по отрицательному перепаду импульса.
Формула изобретения
Преобразователь кода во временной интервал, содержащий генератор импульсов, первый выход которого соединен с входом делителя частоты, выход которого подключен к входу запуска блока управляемой дискретной задержки, входы управления которого являются шиной входного кода, а выход — выходной шиной, о т л н ч а юшийся тем, что, с целью повышения надежности преобразователя путем исключения нестабильности временного положения выходного сигнала, в него введены регистр, элемент И-НЕ, триггер, коммутатор и последовательно соединенные первый и второй элементы задержки, выходы которых соответственно соединены с информационными входами регистра, вход синхронизации которого подключен к выходу делителя частоты, прямой выход первого разряда и инверсный выход второго разряда регистра соответственно соединены с входами элемента И-НЕ, выход которого подключен к счетному входу триггера, выходы которого соответственно соединены с входами управления коммутатора, информационные входы которого соответственно подключены к второму и третьему выходам генератора импульсов, причем вход синхронизации блока управляемой дискретной задерики объединен с входом первого элемента задержки и подключен к выходу коммутатора.
1635259
1 !
010 0 y g 0 10
Составитель В. Войтов
Техред Л. Сердокова Корректор С. Черни
Редактор А.Маковская юе
Закаэ 760 Тирам 463 Подписное
ВНИИПИ Государственного комитета по иэобретениям и открытиям при ГКНТ СССР 113035, Москва, Ж-35, Раушская наб., д. 4/5
А
1 н
Проиэводственно-иэдательскиЯ комбинат Патент, г. Уж ород, ул. Гагарина, 101


