Сумматор по модулю три
Изобретение относится к вычислительной технике и может быть использовано в системах и устройствах,функционирующих в системе остаточных классов. Целью изобретения является сокращение количества оборудования. Сумматор по модулю три содержит два преобразователя 1, 2 двоично-троичных цифр в троичные унитарные и блок 3 суммирования по модулю три в унитарном коде. Блок 3 содержит элементы ИЛИ 4, 5, 6, элементы РАВНОЗНАЧНОСТЬ 7, 8, 9. Преобразователи 1, 2 содержат соответственно элементы РАВНОЗНАЧНОСТЬ 10, 11. 1 ил.,1 табл.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
„„Я0„„1633394
А1 (51)g Г 06 F 7/49
ОПИСАНИЕ ИЗОБРЕТЕНИЯ (54) СуиятОГ ПО ИОдуПЮ тРИ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
М А BTOPCKOMY СВИДЕТЕЛЬСТВУ (2! ) 4703615/24 (22) 03.05.89 (46) 07.03.91. Нюл. 9 (72) О.П.Орлов (53) 68 1. 375. 5 (088. 8) (56) Авторское с видетельс тво ГССР !! 1156063, кл. (; 06 Г 7/50, 1984.
Авторское свидетельство СССР
В 1401452, кл. Г 06 F 7/49, 1986.
Самопалов К.! . и др. !!игровые электронные вычислительные машины. — Киев: Вища г(кола, 1983, с. 162
164, рис.3.62.
2 (57) Изобретение относится к вычислительной технике и может быть использовано в системах и устройствах,Аункционирующих в системе остаточных классов. Целью изобретения является сокращение количества оборудования °
Сумматор по модулю три содержит два преобразователя 1, ? двоично-троичных цифр в троичные унитарные и блок
3 суммирования по модулю три в унитарном коде. Блок 3 содержит элементы ИЛИ 4, 5, 6, элементы РАВНОЗНАЧНОСТЬ 7, 8, 9. Преобразователи 1, 2 содержат соответственно элементы
РАВНОЗНАЧНОСТЬ 10, 11. 1 ил., 1 табл.
1633394
10 ветственно первого и второгс оп рандов сумматора,отличающийся тем, что, с целью сокращения количества оборудования, блок суммирования по модулю три в унитарном коде содержит три элемента ИЛИ и три элемента РАВНОЗНАЧНОСТЬ, выходы которых соединены с соответствующими выходами бло20
Сумматор работает следующим обравыходами первого и третьего элементов 11ЛИ.
1 0
0 О
О 1
1 О
0 1
О 0
1 1
0 0
О О
0 1
1 О
0 0
1 0
0 0
0 1
0 0
О 1
1 0
1
О
О
О
1
1 О
1 О
1 1
0 0
О О
О 1
0 0
О О
0 1
0
0
0
1
0
1
1
О
Составитель В. Березкин
Техред М.Дидык Корректор Л. Патай
Pедактор M. .Бланар
Заказ 617 Тираж 393 Подписное
Государственного комитета по изобретениям и открьггиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5 ственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101
Изобретение относится к вычислительной технике и может бьггь использовано в системах и устройствах, функционирующих в системе остаточных класс ов (СОК) .
Цель изобретения — сокращение количества оборудования.
На чертеже представлена функциональная схема сумматора по модулю три.
Сумматор по модулю три содержит два преобразователя 1 и 2 двоичнотроичных цифр в троичные унитарные и блок 3 суммирования по модулю три в унитарном коде. Блок 3 суммирования содержит три элемента ИЛИ 4 — 6 и элементы РАВНОЗНАЧНОСТЬ 7-9. Преобразователи 1 и 2 содержат соответственно элементы РАВНОЗНАЧНОСТЬ 10 и 11. зом.
Суммирование по модулю три приве- 25 денных значений двоичных операндов
А = а а1 и В = b старшие разряды операндов, составляется из двух последовательных преоб- 30 разований. В первом преобразовании с помощью элементов РЛВНОЗНАЧНОСтЬ
10 и 11 осуществляется приведение
1 соответствующих операндов в унитарную форму. Второе преобразование осущест- 35 вляется в блоке 3 и состоит в суммировании операндов, заданных в унитарном коде.
Ллгоритм образования трехразрядного 71, V>, У выходного кода (резупьтата операции) задан таблицей. формула изобретения
Сумматор по модулю три, содержащий два преобразователя двоично-троичных цифр в троичные унитарные и блок суммирования по модули три в унитарном коде, выходы которого являются выходами сумматора, а входы первой и второй групп блока суммирования по t1oдулю три B унитарном коде подключены к выходам соответственно первого и второго преобразователей двоично-троичных цифр в троичные унитарные, входы которых соединены с входами co()T ка, входы первого, второго и третьего элементов ИЛИ соединены спответственно с первыми, вторыми и третьими входами первой и второй групп блока, входы первого элемента РЛВНОЗНЛЧНОСТЬ соединены с выхода ми втор оro и третьего элементов 11Л11, входы второго элемента РЛВНОЗНЛЧНОСТЬ соединены с выходами первого и второго элементов ИЛИ, входы третьего элемента РАВНОЗНАЧНОСТЬ соединены с