Трехальтернативный аналоговый компаратор
Изобретение относится к импульсной технике и может быть использовано при построении быстродействующих помехоустойчивых систем автоматического управления и контрольно-измерительных систем. Цель изобретения - повышение бысстродействия и упрощение компаратора. Трехальтернативный аналоговый компаратор содержит двухальтернативный аналоговый компаратор 1, тактовый генератор 2, сдвиговый регистор 3, шифратор 4 числе единиц и цифровые компараторы 5, 6. Поставленная цель достигается тем, что вырабатывается решение на основании анализа скользящей выборки-результатов последних проверок условия превышения одного входного сигнала над другим после каждой его очередной проверки. 1 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
ЩспжЛИН
09) (31) ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕКИЯМ И ОЧНРНТИЯМ
OPH П1НТ СССР (21) 441 7782/24-21 (22) 09 . 03. 88 (46) 23.12.90. Бкл. Ф 47 (71) Украинский заочный политехнический ° институт им. И.З.Соколова (72) В.А.Добрыдень (53) 621.374 83 (088,8) (56) Авторское свидетельство СССР
Ф 1429306, кл, Н 03 К.5/24, 30,.09,86, (54) ТРЕХАЛЬТЕРНАТИВНЫИ АНАЛОГОВЫЙ
КОИПАРА ТОР (57) Изобретение относится к импульсной технике и может быть использовано при построении быстродействующих помехоустойчивых систем автоматичес (51)5 .Н 03 К 5/24, С 05 В 1/01 г кого управления и контрольно-измерительных систем. Цель изобретения— повышение быстродействия и упрощение компаратора, Трехальтернативный аналоговый компаратор содержит двухальтернативный аналоговый компаратор
1, тактовый генератор 2, сдвиговый регистр 3, шифратор 4 числа единиц и циФровые компараторы 5, 6. Поставленная цель достигается тем, что вырабатывается решение на основании анализа скользящей выборки — результатов последних проверок условия превышения одного входного сигнала над другим после каждой его очередной проверки. 1 ил., 1 табл.
1615872
Изобретение относится к импульсной технике и может быть использовано при построении быстродействующих помехоустойчивых систем автоматичес5 кого управления и контрольно-измерительных систем.
Цель изобретения — повышение быстродействия и упрощение компаратора за счет обеспечения выработки решения на основании анализа скользя- щей выборки.
На чертеже представлена структурная схема компаратора.
Трехальтернативный аналоговый ком- 15 паратор содержит двухальтернативный аналоговый компаратор 1, на входы которого поданы сравниваемые сигналы Х и У, тактовый генератор 2, сдвиговый регистр 3,, шифратор 4 числа единиц и цифровые компараторы 5 и 6.
Информационный и тактовый входы сдвигового регистра 3 подключены соответственно к выходу двухальтернативного аналогового компаратора 1 и к выходу тактового генератора 2, а разрядные выходы — к входам шифра тора 4 числа единиц, подключенного выходами к входам цифровых компараторов 5 и 6, выходы которых являются выходами компаратора.
На выходе компаратора 1 присутствует сигнал логической единицы только при выполнении условия
35 (1)
К>У тактовый генератор 2 формирует на выходе прямоугольные импульсы с периодом Т.
Импульс, поступающий на тактовый вход сдвигового регистра 3, смещает его содержимое на один разряд и записывает в освободившийся крайний разряд значение логического сигнала, присутствующее в это время на информационном входе регистра.
Шифратор 4 формирует на выходах двоичный код числа K единиц, имеющихся s кодовой комбинации„ поданной на его входы, т. е. содержащейся н сдвиговом регистре 3.
Цифровые компараторы 5 и 6, на первые входы которых подан двоичный код числа К, поддерживают на выходах 55 сигнал логической единицы при выполнении соответственно условий
К>К (2) К - К (3) где К», К вЂ” числа, поданные на вто+ рые входы цифровых компараторов. 5 и
6 соответственно, причем
К»К. (4) Компаратор работает следующим образом.
Каждый импульс с выхода генератора 2 сдвигает (на чертеже — вниз) содержимое регистра 3 и фиксирует в его первом (верхнем) разряде логический сигнал, присутствующий в это время на выходе а нал or овог о компаратора 1, т. е. единицу — если условие (1) выполняется, и нуль— в противном случае.
После и тактовых импульсов все и разрядов р егистр а 3 будут заполнены результатами и проверок условия (1), проведенных с периодом Т. Пусть в
К из них условие (1) было выполнено, а в остальных п — К вЂ” нет. При этом кодовая комбинация, фиксируемая регистром 3, будет, очевидно, содержать К единиц и п — К нулей.
Шифратор 4 сформирует на выходах двоичный параллельный код числа К, поступающий на первые входы иифровых компараторов 5 и 6. Обозначим их
Выходные сигHBJIbI через В и В сооТ ветственно.
Правило выработки решений компаратором и кодирование их сигналами
В и Вб определяет следующая таблица.
Код
Выполняющиеся, Вырабатываемое условия р ешение
B+ В, КаК, К<К
К - К», К > К+
9 (.
0
1 (У
= У
>У у.
Х
Каждый следующий тактовыи импульс сдвигает содержимое регистра 3 и фиксирует в его первом разряде результат очередной проверки условия (1), при этом содержимое последнего (нижнего на чертежеf разряда, т.е. результат "самой старой" проверки условия (1), теряется. На выходе шифратора 4 всегда будет присутствовать код числа К тех из последних и проверок условия (i) в которых оно выполнялось
Составитель Н.Маркин
Техред-И.дидык
Реда ктор Н. Тупица
Корр ектор Л. Бескид
Заказ 3996 Тираж 663 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина,101
161
Например, при и = 8, К = 3, К =
5, получим решение Х У при К = О, 1, 2, решение Х = У при К = 3, 4, 5 и решение Х > У при К = 6, 7, 8.
Таким образом, компаратор вырабатывает решение на основагии анализа скользящей выборки — результатов последних и проверок условия (1) - после каждой его очередной проверки.
Благодаря зтому обеспечиваются высокое быстродействие, периодичность выработки решений и упрощение схемы комнаратора при сохранении высокой помехоустойчивости.
Формула изобретения
Трехальтернативный аналоговый компаратор, содержащий двухальтернатив5872 6 ный аналоговый компаратор, входы которого являются входами компаратора и тактовый генератор, о т л и ч а ю5 шийся тем, что, с целью повышения быстродействия и упрощения, в него введены сдвиговый регистр, шифратор числа единиц и два цифровых компаратора, причем выход двухальтернативного аналогового компаратора соединен с информационным входом сдвигового регистра, тактовый вход которого соединен с выходом тактово-. го генератора, а разрядные выходыс входами шифратора числа единиц, подключенного выходами к входам цифровых компараторов, выходы которых являются выходами компаратора,


