Устройство для контроля псевдослучайной последовательности двоичных сигналов
Изобретение относится к электросвязи и может быть использовано для контроля формирователей псевдослучайной последовательности (ПСП) в системах передачи данных. Целью изобретения является повышение точности и уменьшение времени контроля. Устройство для контроля ПСП двоичных сигналов содержит D-триггеры 1, 2 и 4, элементы И 3 и 5, блок переключателей 6, дешифратор 7, переключатель 8 "Пуск", генератор 9 сигнала единичного уровня, регистр 10 сдвига, переключатели 11 и 12 и сумматоры 13 и 14 по модулю два. Регистр 10 и сумматоры 13 и 14, подключенные через переключатели 11 и 12, образуют узел проверки ПСП на соответствие закону формирования. При поступлении в регистр 10 комбинации, содержащей N единиц (где N-разрядность проверяемой ПСП), на выходе дешифратора 7 формируется сигнал, в результате которого открывается элемент И 5, и сигналы ошибки (при их наличии) переводят D-триггер 4 в состояние "О". Сигналы с последнего D-триггера 4 отображают состояние проверяемой ПСП. Отсутствие ошибок к моменту конца счета, определяемого сигналом с выхода элемента И 3, характеризует отсутствие искажения (соответствие правилу формирования) ПСП, а наличие ошибок - несоответствие ПСП правилу ее построения. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)5 Н 04 1 ll 08
ОПИСАНИЕ ИЗОБАТЕ ЕНДД
Н А ВТОРСКОМ,К СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4498423/24-09 (22) 24.10.88 (46) 23.10.90. Бюл. № 39 (72) М. Я. Вертлиб и Ф. Г. Гордон (53) 621.391.835.2 (088.8) (56) Авторское свидетельство СССР № 687616, кл. Н 04 1 11/08, 1976.
Авторское свидетельство СССР
¹ 1160584, кл. Н 04 L ll/08, 1984. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ
ПСЕВДОСЛУЧАЙНОЙ ПОСЛЕДОВАТЕЛЬНОСТИ ДВОИЧНЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи и может быть . испол ьзова но для контроля формирователей псевдослучайной последовательности (ПСП) в системах передачи данных. Целью изобретения является повышение точности и уменьшение времени контроля. Устройство для контроля ПСП двоичных сигналов содержит D-триггеры 1, 2 и 4, элементы И 3 и 5, блок 6 переключателей, дешифратор 7, переключатель
ÄÄSUÄÄ 1601774 А I
«Пуск» 8, генератор 9 сигнала единичного уровня, регистр 10 сдвига, переключатели 1 и 12 и сумматоры 13 и 14 по модулю два. Регистр 10 и сумматоры 13 и 14, подключенные через переключатели 11 и 12, образуют узел проверки ПСП на соответствие закону формирования. При поступлении в регистр 10 комбинации, содержащей и единиц (где и — разрядность проверяемой ПСП), на выходе дешифратора 7 формируется сигнал, в результате которого открывается элемент И 5, и сигналы ошибки (при их наличии) переводят D-триггер 4 в состояние «О». Сигналы с последнего D-триггера 4 отображают состояние проверяемой ПСП. Отсутствие ошибок к моменту конца счета, определяемого сигналом с выхода элемента И 3, характеризует отсутствие искажения (соответствие правилу формования) ПСП, а наличие ошибок — несоответствие ПСП правилу ее построения. 2 ил.
1601774
1О
1Г, 20
Формула изобретения!
Изобретение относится к области электр связи и может быть использовано для контроля формирователей псевдослучайной последовательности в системах передачи данных, Целью изобретения является повышение точности и уменьшение времени контроля.
На фиг. 1 представлена структурная электрическая схема устройства для контроля псевдослучайной последовательности двоичных сигналов; на фиг. 2 — временные диаграммы сигналов, поясняющие работу устройства.
Устройство для контроля псевдослучайной последовательности двоичных сигналов одержит D-триггер 1, первый дополнительный D-триггер 2, первый элемент И 3, второй дополнительный D-триггер 4, второй лемент И 5, блок 6 переключателей, ешифратор 7, переключатель «Пуск» 8, генератор 9 сигнала единичного уровня, ре гистр 10 сдвига, первый 11 и второй 12 дополнительные переключатели, первый 13 и
",второй 14 сумматоры по модулю два.
Блок 6 переключателей содержит переключатели 15.
Устройство для контроля псевдослучайной последовательности двоичных сигналов работает следующим образом.
При установке переключателя 8 в соответствующее состояние, при котором íà Sвход D-триггера 1 и R-вход первого до: полнительного 0-триггера 2 (фиг. 1) поступает уровень логической единицы, и D-триггер 1 устанавливается в состояние «1» (фиг. 2а), а первый дополнительный D-триггер 2 — в состояние «О» (фиг. 26). На вход регистра 10 поступает сигнал тактовой частоты и сигналы проверяемой псевдослучайной последовательности (ПСП), Первый 11 и второй 12 дополнительные переключатели устанавливаются в состояния, соответствующие логическим обратным связям проверяемой ПСП. Например, если проверяется ПСП, образованная 9-разрядным регистром сдвига при логических обратных связях с 5 и 9 разрядов, то первый 11 и второй 12 дополнительные переключатели устанавливаются соответственно в положения «9» и «5»; в блоке 6 переключателей девять переключателей 15 подключают первые девять входов дешифратора 7 к первым девяти разрядам регистра 10, а остальные переключатели 15 подключают остальные входы дешифратора 7 к генератору 9.
Регистр 10, первый 13 v. второй 14 сумматоры, подключенные через первый 11 и второй !2 дополнительные переключатели, образуют схему проверки ПСП на соответствие закону формирования. На выходе второго сумматора 14 формируются сигналы ошибок, которые не проходят через закрытый второй элемент И 5, так как цикл контроля еще не начат.
При пост /плении я perHcrp 10 комбина ции, содержащей и единиц (где n — разрядность проверяемой ПСП), на выходе дешифратора 7 формируется отрицательный импульс (фиг. 28) задним фронтОм кОтОрого D-триггер 1 переводится в состояние «О», так как на его В-входе имеется сигнал низкого уровня, а первый дополнительный D-триггер 2 — в состояние
« i» (фиг. 2а, б). При этом открывается второй элемент И 5, через который сигналы ошибки (при их наличии) переводят второй дополнительный D-триггер 4 в сос тояние «О», так как на его S-вход поступает сигнал низкого уровня. При отсутствии ошибок второй дополнительный D-триггер 4 находится в состоянии «1».
По окончании полного периода ПСП при поступлении в регистр 10 следующей комбинации, содержащей пединиц,,на выходе дешифратора 7 формируется второй отрицательный импульс, задним фронтом которого D-триггер 1 и первый дополнительный
D-триггер 2 переводятся в состояние «О» (фиг. 2а, б), закрывая (фиг. 2г) второй элемент И 5 (фиг. 2е) и открывая первый элемент И 3 (фиг. 2д) . Сигналы с второго дополнительного Э-триггера 4 отображают состояние проверяемой П СП. Отсутствие ошибок к моменту конца счета, определяемого сигналом с выхода первого элемента И 3, характеризует отсутствие искажения (соответствие правилу формирования) ПСП, а наличие ошибок — несоответствие ПСП правилу ее построения.
Устройство для контроля псевдослучайной последовательности двоичных сигналов, содержащее последовательно соединенные регистр сдвига, блок переключателей, дешифратор, D-триггер н первый элемент И, последовательно соединенные генератор сигнала единичного уровня и переключатель «Пуск», выход которого подсоединен к R-входу
D-триггера, а также второй элемент И, выход генератора сигнала единичного уровня подсоединен к второму входу блока переключателей, причем информационный вход и тактовый вход регистра сдвига являются соответственно информационным входом и тактовым входом устройства, а блок переключателеле и содержит переключатели, первые входы, объединенные вторые входы и выходы которых являются соответственно первыми входами, вторым входом и выходами блока переключателей, отличающееся тем, что, с целью повышения точности и уменьшения времени контроля, введены последовательно соединенные первый дополнительный переключатель, перьый и второи сумматоры по модулю два, последовательно соединенные первый и второй дополнительные В-триггеры, при этом S-вход, !
Соста вител ь В. Орлов
Редактор H. Бобкова Техред А. Кравчук Корректор О. Кравцова
Заказ 3279 Тираж 532 Подписное
ВНИИГ!И Государственного комитета по изобретениям и открытия л1 пре ГК! (.(.(.Р !! 3035, Москва, Ж вЂ” 35, Раун сная наб... 4 5
Производственно-издатепьский комбинат ..<Патент». г. Ужгород, угн Гагири!.з, !()!
С-вход, прямой и инверсный выходы
D-триггера подключены соответственно к выходам переключателя «Пуск» и дешифратора, D-входу первого дополнительного
D-триггера и второму входу первого эле мента И, прямой выход первого дополнительного D-триггера подсоединен к пер вому входу второго элемента И, второй вход и выход которого подключены соответственно к выходу второго сумматора по модулю два и С-входу второго дополнительного В-триггера, вторые входы первого и второго сумматоров по модулю два подключены ссютветственно к выходу второГО до;!О IHHTE !!ü )ÎÃÎ Г!ереключс!Теля и и!. формационному входу регистра сдьига, входы первого и второго дополнительных переключателей подключены к соответствуюГцил:: выходам регистра сдвига, а второй вход переключателя «Пуск» подключен к обгцему проводу питания, причем грямой выхсд первого дополнительного D-триггера, выход первого элемента И и инверсный выход второго дополнительного D-триггера являются соответственно выходом сигнала индикации счета, выходом сигнала окончания счета и выходом сигнала ошибок устройства.


