Устройство для формирования сигнатур
Изобретение относится к вычислительной технике и может использоваться при построении систем тестового диагностирования блоков памяти. Цель изобретения - повышение быстродействия и достоверности контроля. Устройство содержит формирователь 16 контрольных кодов, состоящий из регистра 19 и сумматоров 17 по модулю два, группу элементов И 15, триггеры 5 и 9, счетчик 7, элементы И 10-12, элемент И - НЕ 8, элемент НЕ 6 и элемент 13 задержки. Цель изобретения достигается за счет того, что сложность сумматоров 17 по модулю два минимальна при данном числе контролируемых последовательностей на входах устройства, а разрядность контрольного кода в любой конкретной ситуации может быть минимально необходимой для обеспечения требуемой достоверности контроля. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИД ТЕЛЬСТВУ
° \
° °
° °
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И OTHPblTHAM
ПРИ ГКНТ СССР (2! ) 4385792/24-24 (22 ) 29, 02, 88 (46 ) 30 ° 08.90 ° Бюл, Ф 32
{71 ) Московский инженерно-физический институт (72 ) Е.А.Брик. и M.À.Èâàíîí (53) 68!.327 (088.8) (56 ) Анторское свидетельство СССР
М - 1259340, кл. 0 l! С 29700, 1984.
Авторское сницетельстно СССР !! 1265994, кл. Н 03 К 2! /40, 1984. (54 ) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ
СИГНАТУР (57) Изобретение относится к вычислительной технике и может использовать-„ ся при построении систем т естоного диагностирования блоков памяти. Цель
„.BU„„1589279 A 1 (53)5 6 06 Р 11/00 9, 11 С 29/00 изобретения — повышение быстроцействия и достоверности контроля. Устройство соцержит формирователь 16 контрольных коцов, состоящий иэ регистра
19 и сумматоров 17 по моцулю цна, группу элементов И 15, триггеры 5 н
9, счетчик 7, элементы И 10-12, элемент И-НЕ 8, элемент НЕ 6 и элемент !
3 задержки. Цель изобретения достигается за счет того, что сложность сумматоров 17 по моцулю цва минимальна при данном числе контролируемых
I последовательностей на вхоцах устройства, .а разряцность контрольного кода в любой конкретной ситуации Может быть минимально необхоцимой цля обеспечения требуемой достовернооти коНтроЛЯ.
1 ил, I 589279
Изобретение относится к вычисли" тельной технике и может использоваться d системах тестового циагностирона.ия блоков памяти.
Цель изобретения - повышение быс5 тродейстния устройства, На чертеже показана структурная схема устройства цпя Формиронания сигнатур. t0
Устройство соцержит и информационных входов 1 -1» нхоц 2 пуска"останона, вход 3 сброса, тактовый вход 4, первый 5 триггер, элемент НЕ 6, счет" чик 7, элемент. И-НЕ 8, второй 9 триг- 15 гер, перный 10, второй 11 и третий
12 элементы И, элемент 13 зацержки, имеющий выхоцы 14, группу элементов
15 Формирователь 16 .контрольных коцон, в состав которого входят сумматоры 17 по модулю цна и триггеры
18, образующие регистр 19. Устрайстно имеет выходы 20.
В Формирователе 16 соотношение между .числом нхоцов zl устройства, числом 25 сумматоров М и разрядностью регистра
Б имеет виц и МйЫ, I а число выходов устройства r<3, Устройство подключается, например, к блоку пос". эянной памяти (по входам
1) и к индикаторам (по выходам 20), Блок постоянной памяти и индикаторы на чертеже не показаны, Устройство работает слецующим образомм, Перец началом работы сигналом по входу 3 триггеры 5 и 9,. а также счетчик 7 устанавливаются н нулевое начальное состояние, Нулевое состояние триггера 5 блокирует элементы И 15, Нулевое собтояние триггера 9 блокирует поступление тактовых. импульсов с. входа 4 на тактовый вход регистра
19, Сигнал на входе 2, пройця через . элемент НЕ 6 и элемент И"НЕ 8, нацругом входе которого сигнал логической "1" с инверсного ныхоца триггера
5, устаиавлинает в нулевое начапьное состояние регистр 19 и своим фронтом
О/1 устанавливает и "1" триггеры 5 и ,9, едчничное состояни:е прямых ныхоцов которых открывает соответственно элементы И 15 и 10, Таким образом, единичное состояние триггера 5 определя,ет интервал обработки контролируемых последовательностей, т,е. "окна изме" рений", поступающих на входы 1,, а ециничное состояние триггера 9 — интервал, на котором происходит процесс формирования контрольного кода.
Прихоц следующего сигнала на вход
2 устройства переключает триггер 5 в нулевое состояние, которое вновь блокирует элементы И 15, закрывая "окно измерений". Процесс же формирования контрольного каца н регистре 19 процолжается, так как переключение триггера 9 н нулевое состояние блокируется нуленым потенциалом на входе элемента И-HE 8 н момент появления на его цругом хоце иннертиронанного сигнала с входа 2 устройства, После переключения н "0" триггера 5 с ныхоца элемента И 11 на счетный нхоц счетчика 7 начинают поступать импульсы. Инверсный сигнал с выхода счетчика 7, пройця через элемент !3 задержки и элемент И 12, сбрасывает н нулевое состояж е триггер 9 и счетчик 7, прекращая гроцесс формирования контроль ного кода, После прихоца следующего сигнала на вход 2 устройства процесс повторя ет ся . Коэ Ффици ент пере счет а счетчика 7 выбирается с таким расче том, чтобы нсе искажения разряцон регистра 19,при наличии искажений н контролируемых послецовательностях с ныхоцов проверяемого блока памяти ), не использующиеся н качестве контрольных, проявились н тех разряцах регистра 19, которые соединены с ныходами устройства 2, Фор мул а и з о бр ет е ни я
Устроиство цля Формиронания сигнатур, соцержащее счетчик, фоамирователь контрольных кодон, первый триггер, первый и второй элементы И, причем тактовый вхад первого триггера является входом пуска-ост анона устройства, ин нерсный выхоц первого триггера соединен с первым нходом нторого элемента
И ° тактовый ахоп формирователя контролыых кодов и второй нхоц второго элемента и подключены к выходу первого элемента И, первый вход которого янляется тактоным входом устройства, выходы формирователя контрольных кодон являются выходами устройстна, отличающееся тем, что, с целью повышения быстроцейстния устройства, в него введены второй триггер, элемент НЕ, третий элемент И, элемент
ИЛИ-НЕ, группа элементов И и элемент зацержки, причем нхоц сброса первого
Составитель В,Руцакон
Техрец А. Кравчук. Корректор В. Кучерявая
Редактор И. Келемеш
Заказ 25ч 2 Хирвж 570 Поцпи сное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. А/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101
S 15892 79 трйггера и первый вход третьего элемента И объецинены и образуют вход сброса устройства, первые нхоцы элементов И группы являются информационными входами устройстна, вторые входы
5 элементон И группы соединены с пря" мам выходом первого триггера, выходы элементон И группы поцключены к соотнетстнуюаим информационным входам фор- !ð миронателей контрольных коцов, уста". ноночный вход которого и тактовый вхоц второго триггера соецииены с ны-: хоцом элемента И-НЕ, инверсный выход первого триггера поцключен к перному входу элемента И-НЕ и информационному входу первого триггера, второй нхоц элемента И-НЕ через элемент НЕ соединен с тактовым входом первого тригГера, выход второго триггера соединен с вторым входом первого элемента И, вхоцы сброса второго триггера и счет" чика поцключены к выходу третьего элемента И, выход переноса счетчика через элемент задержки соединен с нтбрым входом третьего элемента И, ныход второго .элемента И .поцключен к счетному входу счетчика, вход установки в ет лничное состояние второго триггера янляется установочным входом устройства,