Синтезатор частоты
Изобретение относится к радиотехнике. Цель изобретения - повышение спектральной чистоты выходных колебаний. Синтезатор частоты содержит опорный генератор 1, делитель 2 частоты, фазовый детектор 3, фильтр 4 нижних частот, управляемый генератор 5, делитель 6 частоты, формирователь управляющих сигналов 7, первый 8, второй 9, третий 10, четвертый 11 источники гетеродинного напряжения, блоки преобразования частоты 12, первый 13 и второй 14 смесители, делитель частоты 15 на два, коммутатор 16, смеситель 18, делитель 19 частоты. За счет введения дополнительных блоков преобразования частоты 17, в состав каждого из которых включен делитель, обеспечивается подавление побочных составляющих в выдаваемом блоком напряжении. 1 ил.
СОЮЗ СОВЕТСКИХ .
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (51)5 Н 03 L 7/16
ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4428752/24-09 (22) 23.05.88 (46) 15.07.90. Бюл. ¹- 26 (72) В.В. Зубанов и С.И, Князьков (53) 621.373.42(088.8) (56) Манассевич В. Синтезаторы частоты. Теория и проектирование. И.:
Связь, 1979, с. 25-35.
Авторское свидетельство СССР № 1042187, кл. Н 03 L 7/16, 1981. (54) СИНТЕЗАТОР ЧАСТОТЫ (57) Изобретение относится к радиотехнике. Цель изобретения — повышение спектральной чистоты выходных колебаний. Синтезатор частоты содержит опорный генератор 1, делитель 2 час„.,SUÄÄ 1578807 А1
2 тоты, фазовый детектор 3, фильтр 4 нижних частот, управляемый генератор
5, делитель 6 частоты, формирователь управляющих сигналов 7, первый 8, второй 9, третий 10, четвертый 11 источники гетеродинного напряжения, блоки преобразования частоты 12, первый 13 и второй 14 смесители, делитель 15 частоты на два,-коммутатор 16, смеситель 18, делитель 19 частоты.
3а счет введения дополнительных блоков преобразования частоты 17, в состав каждого из которых включен делитель, обеспечивается подавление побочных составляющих в выдаваемом блоком напряжении. 1 ил.
С2
1578807
; Р =Р<+Г,; Р,=Г +Р; (1.< 1), — частота на выходе первого 40 делителя 2;
- частота управляемого генератора 5 прй нулевом значении управляющего кода ФУС 7;. — коэффициент деления второго 45 делителя 6; — коэффициент деления делителя 19 в та дополнительных блоках 17<... .,17 „ преобразования частоты. 50
Г(=КР
=Р где F
На выходах первых смесителей 13 в и блоках 12,,...,12„,преобразования частоты выделяются напряжения с частотой, равной сумме частот входных .
«х5 напряжений этих смесителей. На выходах вторых смесителей 14 и смесителей
18 выделяются напряжения разностной частоты.
Изобретение относится к радиотехнике, в частности к устройствам фор-, мирования колебаний с частотой, изме- няющейся в соответствии со значением
5 цифрового кода управления.
Цель изобретения — повышение спектральной чистоты выходных колебаний.
На чертеже представлена структурная электрическая схема. предлагаемого 10 синтезатора частоты.
Синтезатор частоты содержит опорный генератор 1, первый делитель 2 частоты, фазовый детектор 3, фильтр 4 нижних частот, управляемый генератор
5, второй делитель 6 частоты, формирователь управляющих сигналов (ФУС) 7, первый источник 8. гетеродинного напряжения, второй источник 9 гетеродинного напряжения, третий источник 10 re- 20 теродинного напряжения, четвертый источник 11 гетеродинного напряжения,п блоков преобразования частоты 12<,..., 12„,первый смеситель 13,второй смеси- а тель 14,делитель 15 частоты на два, коммутатор 16, m дополнительных блоков
17(,...,17„„ преобразования частоты, смеситель 18, делитель 19 частоты.
Синтезатор частоты работает следующим образом.
Частоты Г<,Р,Р, Р4 напряжений соответственно первого, второго, гретьего и четвертого источников 8-11 имеют фиксированные значения, выбранные в соответствии со следующими соотношениями:
1/2(Р<+Р -й) = — (Р<+F< +fо î) =F< °
Дополнительные блоки 17, „17<« преобразования частоты при выбранном значении частоты F<. также передают входное напряжение с частотой Р„ без изменения частоты
Fz Рд (х+1)-F<
ВЫХ!7 Ь 1 <
В результате частота напряжения, выдаваемого вторым делителем 6 на вход фазового .детектора 3, имеет зна( чение — = F что соответствует режиК му синхронизма петли фаэовой автоподстройки.
При изменении значения первого (младшего) разряда управляющего кода с 0 на 1 на второй вход первого смесителя 13 первого блока 12< преобразования частоты начинает поступать напряжение с частотой Р х = Р + F, в результате чего частота управляемого генератора 5 f получает некоторое трира" щение 0! относительно номинального значения f«, пу ч этом частоты напряжений на выходах „доков 12,...12„ преобразования частоты имеют значения:
F + Р2
6
4 4
Р 2 -1 («
2«
BbIi F еыхщ 2 Реых << После установления петли фазовой автоподстройки частота напряжения на выходе второго делителя 6 равна, (< Feblx
+ -к;- — к;— К F 2 К 2 ° К 1 откУда О, -а — — - F, При нулевом значении управляющего кода на вторые входы первых смесителей 13 через коммутаторы 16 во всех и блоках 12„...,,12,„ преобразования частоты поступает напряжение с часто- . той F от второго источника 9. В результате действия петли фаэовой автоподстройки частота f управляемого ге-, нератора S устанавливается в этом случае равной своему номинальному значению Ео. Именно при таком значении частоты f входные и выходные напряжения всех и блоков 12<,..., 12(< преобразования частоты имеют одинаковую частоту, равную 45 5 15788 Если 0 на 1 заменяется во втором или последующих разрядах управляющего кода, то приращение частоты соответственно имеет значения 3 = 2h ; 3 = — 2 о,и т.д.; замена 0 на 1 в послед2 6 нем разряде кода создает сдвиг частоты Таким образом, управление частотой выходного напряжения синтезатора происходит аналогично, как и до введения m дополнительных блоков 17<,...,17,„ преобразования частоты. Однако наличие в каждом иэ данных дополнительных блоков преобразования частоты 17,. ,17„„ делителя 19 обеспечивает подавление побочных составляющих в выда- 20 ваемом блоком напряжении по сравнению с его входным напряжением, Степень подавления зависит от конкретной схемы делителя 1.9 и режима ее работы, одна ко даже в наиболее неблагоприятном 25 случае, когда делитель 19 не уменьшает амплитудную модуляцию входного напряжения, оставляя ее прежней, подавление побочных составляющих происходит не менее, чем на 6 дБ. В случае„ если З0 в делителе 19 имеет место ограничение амплитуды напряжения, степень подавления побочных составляющих определяется коэффициентом деления частоты L и при L>2 2 может достигать больших значений (20 1g i дБ) „В .результате 35 последовательного включения m дополнительных блоков 17„,...,17, преобразования частоты эффект подавления побочных составляющих напряжений, выда- 4О ваемьп вторым делителем 6 на вход фазового детектора 3, возрастает в ш раз, соответственно улучшается и спектр выходного напряжения синтезатора. Формула изобретения Синтезатор частоты, содержащий последовательно соединенные опорный геI нератор, первый делитель частоты, фазовый детектор, фильтр нижних час07 6 тот и управляеиьп генератор, а также второй делитель частоты, последовательно соединенные и блоков преобразования частоты, каждый из которых выполнен из последовательно соединенных коммутатора,,первого смесителя, второго смесителя и делителя частоты. на два,. причем второй вход первого смесителя первого блока преобразования частоты подключен к выходу первого источника гетеродинного напряжения, управляющие входы коммутаторов каждого из и блоков преобразования .частоты подключены к соответствуюшим выходам формирователя управляюших сигналов, первьп сигнальньп вход коммутатора кажцого из и блоков преобразования частоты подключен к выходу второго источника гетеродинного напряжения,второй сигнальньп вход коммутатора каждого из п блоков преобразования частоты подключен к выходу третьего источника гетеродинного папряжения,второй вход второго смесителя каждого из и блоков преобразования частоты соединен с выходом управляемого генератора, а выход .второго делителя частоты подключен к второму входу фазового детектора, о т л и ч а ю щ и Й с я тем, что, с целью повышения спектральной чистоты выходных колебаний, между выходом делителя частоты на два и-ro блока преобразования частоты и входом второго делителя частоты введены последовательно соединенные m дополнительных блоков преобразования частоты, а также введен четвертьп источник гетеродинного напряжения, каждый из ш дополнительных блоков преобразования частоты содержит последовательно соединенные смеситель и делитель частоты, коэффициент деления которого paF4 вен L = — — 1 где F F — частоты р У Э 1 соответственно первого и четвертого источников гетеродинного напряжения, при этом второй вход смесителя каждого из m дополнительных блоков преобразования частоты подключен к выходу четвертого истонника гетеродинного напряжения.