Устройство цикловой синхронизации
Изобретение относится к электросвязи. Цель изобретения - уменьшение времени восстановления синхронизма. Устройство содержит регистр 1 сдвига, дешифратор 2, эл-ты И 3,9, 11 и 13, распределитель 4 импульсов, выделитель 5 тактовой частоты, делитель 6 частоты, эл-т НЕТ 7, RS-триггеры 8 и 14, эл-т НЕ 10, счетчик 12 импульсов и одновибратор 15. При потере синхронизма происходит смещение сигналов, формируемых распределителем 4 и делителем 6, относительно сигнала с дешифратора 2, причем смещенные сигналы с распределителя 4 и делителя 6 попадают в зону синхросигнала. По первому же сигналу с эл-та НЕТ 7 устанавливается RS-триггер 8 в состояние "1" и одновременно запускается одновибратор 15. Он запрещает на время формирования его отрицательного импульса прохождение сигнала с дешифратора 2 через эл-т И 9. По окончании этого импульса эл-т И 9 открывается, и первый же импульс с дешифратора 2 устанавливает делитель 6 в состояние "0" и сбрасывает RS-триггеры 8 и 14 в состояние "0", запрещающее повторный запуск одновибратора 15. Цель достигается введением RS-триггера 14 и одновибратора 15. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„.80„„1566501
А2 (51)5 Н 04 Е 7/08
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (61) 1160582 (21) 4360268/24-09 (22) 11,01.88 (46) 23.05,90, Вюл. )) 19 (72) А. Н. Волков (53) 62).394.662 (088.8) (56) Авторское свидетельство СССР
У 1160582, кл. Н 04 L 7/08, 1983.
l (54) УСТРОЙСТВО ЦИЕЛОИОЙ СИНХРО)ИЗАЦИИ (57) Изобретение относится к электросвязи. Цель иэобретения — уменьшение времени восстановления синхронизма.
Устр-во содержит регистр 1 сдвига, дешифратор 2, эл-ты И 3, 9, 1! и 13, распределитель 4 импульсов, выделитель 5 тактовой частоты, делитель 6 частоты, эл-т НЕТ 7, RS-триггеры 8 и
14, эл-т НЕ 10 счетчик 12 импульсов и одновибратор 15, При потере синхро2 ниэма происходит смещение сигналов, формируемых распределителем 4 и делителем 6, относительно сигнала с дешифратора 2, причем смещенные сигналы с распределителя 4 и делителя 6 попадают в зону синхросигнала. )Io перному же сигналу с эл-та НЕТ 7 устанавливается RS-триггер 8 в состояние "1" и одновременно запускается одновибратор 15. Он запрещает на время формирования его отрицательного импульса прохождение сигнала с дешифратора 2 череэ эл-т И 9, По окончании этого импульса эл-т И 9 открывается, и первый же импульс с дешифратора 2 устанавливает делитель 6 в состояние "0" и сбрасыва- д ет RS-триггеры 8 и 14 в состояние "0", запрещающее повторный запуск одновибратора 15. Цель достигается введением
RS-триггера 14 и одновибратора 15. С
1 ил.
1566501
Изобретение относится к электросвязи, может быть использовано в цифровых системах синхронизации по циклам и является усовершенствованием устройства по авт.св. У 1160582.
5 цель изобретения — уменьшение времени восстановления синхронизма.
На чертеже представлена блок-схема устройства цикловой синхрониэ ации.
Устройство цикловой синхронизации содержит регистр 1 сдвига, дешифратор 2, первый элемент И 3, распределитель 4 импульсов выделитель 5 тактовой частоты, делитель 6 частоты, элемент НЕТ 7,1 первый RS-триггер 8, второй элемент
И 9, элемент НЕ 10, третий элемент И 11, счетчик 12 импульсов, дополнительный элемент И 13, второй RS-триггер 14 и одновибратор 15.
Устройство цикловой синхронизации работает следующим образ ом.
Входной цифровой сигнал поступает на вход регистра 1 и на вход выделителя 5.
Поступающий цифровой сигнал продвигает-.25 ся по разрядам регистра 1. С выхода регистра 1 комбинации информационных бит в параллельном коде поступают на входы дешифратора 2 и каждая комбинация символов, аналогичная синхронизи- 3О рующей, вызывает формирование сигнапа на его выходе, Если устройство цикловой синхронизации находится в состоянии синхрониэма, то сигнал с выхода дешифратора 2 совпадает по времени с цикловым син35 хросигналом распределителя 4, появляющимся один раз за цикл, Оба эти сигнала, поступающие одновременно на два входа дополнительного элемента И
13, приводят к формированию íà его выходе сигнала, который сбрасывает счегчик 12 в нулевое состояние. При этом элемент И 3 находится в закрытом состоянии из-за отсутствия разрешающего сигнала с выхода счетчика 12, Сигнал разрешения формируется только при поступлении на вход счетчика 12 определенног о количества импульсов, равного его коэф(ициенту счета, Кроме того, сиг нап, формируемый делителем 6, также совпадает по времени с инверсией си гнала, выр аб атын аемо го распределителем 4, а следовательно, и с сигналом, формируемым дешифрато55 ром 2. Инверсия сигнала распределителя 4 с выхода элемента НЕ 10 закрывает третий элемент И 11 на время су.ществования циклового сигнала распределителя 4, Из-за помех, а также проскальзывания в аппаратуре уплотнения высших пор яд ков цикло вые р ас пределители на передающей стороне могут разойтись на несколько бит. Поэтому при поиске новой позиции синхросигнапа сначала используется окрестность синхросигнала, При использовании в качестве синхросигнала кодов с 1 критической точкой зона синхроси гнала, включающая о-l позиций справа,от синхронизма и о — I позицию слева от синхроси гнал а, не содержит ложных синхрогрупп и поэтому время поиска синхросигнала сокращается до одного цикла, При потере синхрониэма происходит смещение сигналов, формируем tx распределителем 4 и делителем 6 относительно сигнала с дешифратора 2, причем смещенные сигналы с распределителя 4 и делителя 6 попадают в зону синхросигнапа, По первому же сигналу с выхода элемента ЩТ 7. первый RS-триггер
8 устанавливается в единичное состояние и одновременно з апуск ает ся одновибратор 15, запрещающий на время формирования отрицательного импульса на его выходе прохождение сигнапа с дешифратора 2 через второй элемент И 9, По окончании импульса с одновибратора 15 второй элемент И 9 открывается и первый же импульс с дешифратора
2 устанавливает делитель 6 в нулевое состояние и сбрасывает первый и второй RS-триггеры 8 и 14 в нулевое состояние, запрещающие повторный запуск одновибратора 15. Если сигнал с выхода элемента НЕТ 7 был вызван искажением синхросигнапа, то подтверждается предыдущее состояние делителя 6 и устройство цикловой синхрониз ации .возвращается в исходное состояние, Если сигнал с выхода элемента НЕТ 7 был,вызван потерей синхронизма, то после установки делителя 6 в нулевое состояние сигнал с выхода делителя 6 начинает несовпадать с сигналом на выходе распределителя 4, Счетчик 12 начинает заполняться и
° после получения необходимого числа импульсов через третий элемент И 11 открывает первый элемент И 3 и происходит обнуление распределителя 4. Одновременно сигналом с выхода счетчика 12 второй RS-триггер 14 устанавливается в единичное состояние, подготавливая следующий поиск синхросигнала. После обнуления распределителя 4
1566501
Составитель О, Мел ькова
Техред М,Дидык Корректор О.Кравцова
Редактор О, Головач
Тираж 522
Заказ 1229
Под пи с н ое
В11ИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Óæãoðîä, ул. Гагарина,101 он начинает работать в режиме, соответствующем новому состоянию синхроииэма, Счетчик 12 сбрасывается в нулевое состояние сигналом с выхода дополнительного элемента И 13.
Формул а изобретения
Устройство цикловой синхронизации по авт,св, У 1160582, о т л и ч а ю щ е е с я тем, что, с целью уменыпения време ни восст ановл ения синхр они з ма, в него дополнительно введены второй
RS-триггер и одновибратор, причем выход счетчика импульсов подсоединен к объединенным второму входу первого элемента И и S-входу второго RS-триггера, R-вход которого подключен к объединенным выходу второго элемента И, входу "Сброс" делителя частоты и R-входу второго RS-триггера, выход которого через одновибратор подключен к третьему входу второго элемента Л, выход элемента НЕТ подключен к второму входу одновибратора,


