Устройство передачи сигналов
Изобретение относится к радиотехнике. Цель изобретения - повышение помехоустойчивости передачи сигналов. Устройство передачи сигналов содержит кодер 1, эл-т НЕ 2, цифровой фазовращатель 3, блоки памяти 4 - 7, перемножители 8 и 9, сумматоры-накопители 10 и 11 и сумматор 12. Цель достигается путем осуществления коррекции передаваемого сигнала с учетом частотных характеристик передатчика и канала связи. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) 01) 5 А1 (51)5 Н 04 В 3/06
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOMY СВИДЕТЕПЬСТВУ у,(пт/щ) -rp (nT/т) ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (2i) 4403909/24-09 (22) 04.04.88 (46) 23.03.90. Бюл. М 11 (72) И.В.Билик, А.И.Боград, Б.С.Данилов и Л.Г.Израильсон (53) 621.395.44 (088.8) (56) Авторское свидетельство СССР
N )283994, кл. Н 04 В 3/06, 1985. (54) УСТРОЙСТВО ПЕРЕДАЧИ СИГНАЛОВ (57) Изобретение относится к радио2 технике. Цель изобретения — павы)))ение помехоустойчивости передачи сигналов. Устр-во передачи сигналов . содержит кодер 1, эл-т НЕ 2, цифровой фазовращатель 3, блоки памяти
4-7, перемножители 8 и 9, сумматоры-накопители 10 и 11 и сумматор 12.
Цель достигается путем осуществления коррекции передаваемого сигнала с учетом частотных характеристик передатчика и канала связи. l ил.
1552385
I < (nT/т) =а(пТ/m) q, (пТ/m)— — b(nT/m)с (nT/m);
I (nT/m) =а(пТ/и) ((пТ/ш)+
+b(nT/m) <, (nT/m) .
Посредством первого и второго перемножителей 8 и 9 и первого и второго сумматоров-накопителей 10 и 11 осуществляется свертка соответствующих последовательностей, поступаю50
Изобретение относится к радиотехнике и связи и может быть использовано при формировании сигналов, передаваемых посредством многопозиционных методов модуляции.
Цель изобретения - повышение помехоустойчивости передачи сигналов путем коррекции передаваемого сигнала с учетом частотных характеристик пере- 10 датчика и канала связи.
На чертеже представлена структурная электрическая схема устройства передачи сигналов.
Устройство содержит кодер 1, эле- 15 мент НЕ 2, цифровой фазовращатель
3, первый, второй, третий и четвертый блоки 4-7 памяти, первый и второй перемножители 8 и 9, первый и второй сумматоры-накопители 10 и 11 и сум- 20 матор 12.
Устройство работает следующим образом.
Отсчеты элементов информационных последовательностей (а(пТ/m)), (Ь(пТ/m)) с выходов кодера 1 поступают на цифровой фазовращатель 2, где Т - длительность единичного элемента модулированного сигнала; m— коэффициент интерполяции, отображаю- 30 щий число отсчетов, аппроксимирующих единичный элемент модулированного сигнала; n — порядковый номер передаваемого элемента сигнала. При этом информационная последователь- З ность с второго выхода кодера 1 инвертируется элементом НЕ 2. В цифровом фазовращателе 3 отсчеты элементов информационных последовательностей (a(nT/m)), Ь (nT/m)) умножаются на 40 отсчеты элементов ортогональных колебаний g,(nT/m), Ц (пТ/m) и затем записываются в первый и второй блоки
4 и 5 памяти. Сигналы I,(пТ/m) и
I (пТ/m) на первом и втором выходах
z. цифрового фазовращателя 3 формируются по правилу щих с выходов первого и второго блоков 4 и 5 памяти с последовательностями сигналов (h,(nT/m)$, (Ь (пТ/m)$, отображающих импульсные характеристики корректирующего четырехполюсника, частотная характеристика которого обратна эквивалентной частотной характеристике фильтрового оборудования передатчика и усредненной характеристике используемого канала, записанных в третьем и четвертом блоках 6 и 7 памяти.
Путем изменения импульсных характеристик h „(пТ/m), Ь (пТ/m), записанных в третьем и четвертом блоках
6 и 7 памяти, компенсируются искажения, вносимые различным числом переприемов или транзитов используемого канала связи.. Сигналы с выходов перcoro и второго сумматоров-накопителей
10 и 11 объединяются сумматором 12.
Таким образом, сигнал на выходе сумматора 12 S(nT/m) определяется следующим образом:
S(пТ/н) = E h < (kT/m) I, ((n-1с) T/m)+
+ „ Ь (1сТ/m) Ia ((и — k) Т/И).
Формула изобретения
Устройство передачи сигналов, содержащее кодер, первый, второй и третий блоки памяти, первый перемножитель, к первому входу которого подключен выход третьего блока памяти, а также сумматор и первый сумматор-накопитель, о т л и ч а ю щ е— е с я тем, что, с целью повышения помехоустойчивости передачи сигналов путем его коррекции с учетом частотных характеристик передатчика и канала связи, введены элемент НЕ, второй перемножитель, четвертый блок памяти „ цифровой фазовращатель и BTO рой сумматор-накопитель, выход которого подключен к входу сумматора, к другому входу Ko oporo под ключен выход первого сумматора-накопителя, причем первый выход кодера. соединен с первым входом цифрового фазовращателя, второй вход которого соединен с вторым выходом кодера через элемент НЕ, а первый и второй выходы цифрового фазовращателя через соответствующие последовательно соединенные первый и второй
Составитель В.Иевцов
Редактор А.Мотыль Техред Л.Сердюкова
Корректор Н.Король
Заказ 341 Тираж 527 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4!5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина,101
5 1552385 6 блоки памяти и первый и второй перем накопителей, при этом выход четвертоножители подключены к входам соответ- го блока памяти подключен к другому ственно первого и второго сумматоров- входу второго перемножителя.


