Цифровой частотный детектор
Изобретение относится к радиотехнике. Цель изобретения - расширение функциональных возможностей детектора. Цифровой частотный детектор содержит тактовый генератор 1, делители 2 и 3 с переменным коэф. деления, эл-ты И 4 и 5 и триггеры 6 - 11. Цель достигается путем обеспечения регулирования полосы выделяемых частот. При этом изменение частотного диапазона детектора достигается изменением цифровых кодов К 1 и К 2, определяющих соответственно установку делителей 2 и 3 на желаемые коэф. деления. Код К 1 определяет верхнюю граничную частоту, выделяемую детектором, а код К 2 - нижнюю. Дополнительное изменение частотного диапазона достигается изменением частоты генератора 1. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (g))g H 03 D 3/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
AP1t1 ГНКТ СССР! (21). 4374851/24-09 (22) 08. 02. 88 (46) 23.03. 90. Бюл, У 11 (72) А.И. Бак (53) 621.376.33 (088.8) (56) Авторское свидетельство СССР
Р 888335, кл. Н 03 H 1 7/06, 1 980. (54) БИФРОВОЙ ЧАСТОТНЬЙ ДЕТЕКТПР (57) Изобретение относится к радиотехнике. Пель изобретения — расширение функциональных возможностей детектора. Бифровой частотный детектор содержи тактовый генератор 1 делители 2 и 3 с переменным коэф. деле„,Я0„„1552348 А 1
2 ния, эл-ты И 4 и 5 и триггеры 6-11.
Цель достигается путем обеспечения регулирования полосы выделяемых частот.. При этом изменение частотного диапазона детектора достигается изменением цифровых кодов К 1 и К 2, определяющих соответственно установку делителей 2 и 3 на желаемые коэф. деления. Код К 1 определяет верхнюю граничную частоту, выделяемую детек-.. тором, а код К 2 — нижнюю. Дополнительное изменение частотного диапазона достигается изменением частоты генератора 1. 2 ил.
1552348
Изобретение относится к радиотехнике и может быть использовано и системах связи с частотной и двухчастот,ной модуляцией.
Цель изобретения — расширение функциональных возможностей путем регулирования полосы вЫцеляемых частот, На фиг,1 показана структурная электрическая схема цифрового частот- 1р ного детектора; íà Am.2 — временные диаграммы работы цифрового частотного .детектора (случай соответствия перио да входного сигнала заданному времен .ному интервалу), 15
Цифровой частотный детектор содер:жит тактовый генератор 1, первый 2 и второй 3 делители с переменным коэффициентом деления, первый 4 и второй 5 элементы И, первый 6, второй 7, 20 .третий 8, четвертый 9, пятый 10 и шестой 11 триггеры, второй 1 2 и тре тий 1 3 входы пифрового частотного детектора, вход 14 логической единипы
1 .цифрового частотного детектора, 25
Цифровой частотный детектор работает следующим образом.
На входы 12 и 13 подаются соответственно цифровые коды К 1 и K 2, определяющие соответственно установку делителей 2 и 3 на желаемые коэффициенты деления, Ha D-вход 14 триггера
6 подается логическая "1".
Входной частотно-манипулированный сигнал поступает на С-вход триггера
6 (фиг.2б) По переднему фронту этих импульсов на выходе триггера 6 появляется логическая 1 ; которая подается на D-вход трйггера 7 (фиг,2в) . По переднему фронту первого тактового импульса, подаваемого с тактового генератора 1 (фиг.2а) .на С-вход триггера 7, на его выходе появляется логическая "1" (фиг.2г), которая по Rвходу обнуляет триггер 6 (фиг.2в) . На 45
D-входе триггера 7 устанавливается логический "0", который по переднему фронту второго тактового импульса появляется на его выходе (фиг.2г).
Таким образом, на выходе триггера
7 по переднему фронту входных импуль— сов формируется короткий импульс, длительность которого равна периоду следования импульсов тактового гене—
„55 ратора 1, Этот импульс с задержкой на один период следования импульсов тактового генератора 1 появляется и на выходе триггера 8 (фиг.2д) .
Импульсом с выхода триггера 7 производится установка делителей 2 и 3 в соответствии с кодами К 1 и К 2. !
Импульсом с выхода триггера 8 по Rвходам сбрасываются триггеры 10 и 11, при этом на инверсном выходе триггера
10 появляется логическая "1" (фиг.2ж), которая разрешает проход лчпульсов тактового генератора 1 через элемент
4 на счетный вход делителя Z (фиг.2з), По спаду К 1-го импульса на выходе делителя 2 появляется импульс переполнения (фиг.2е), который устанавливает триггер 10 по S-входу в состояние логической "1" которая по первому входу элемента И 5 разрешает прохождение импульсов тактового генератора 1 на счетный вход делителя 3 (фиг.2и) . Логический "0" с инверсного выхода триггера 10 блокирует счетный вход делителя 2 (Ьиг.2з), На Dвходе триггера 9 появляется логическая "1, которая сигнализирует о наП II чале рабочей зоны цишрового частотного детектора. Если, начиная с этого момента, на входе цифрового частотного детектора -.оявляется передний фронт следующего входного импульса, то по переднему фронту импульса, сформированному на выходе триггера 7 (фиг.2r), на выходе триггера 9 (который является выходом цифрового частотного детектора) появляется логическая "1" (фиг. 2к) „свидетельствующая о присутствии на первом входе цифрового частотного детектора выделяемой частоты. Этим же импульсом производится начальная установка делителей 2 и 3 по их информационным
D -входам в соответствии с кодами К и К 2. Задержанным импульсом с выхода триггера 8 обнуляются по своим R-входам.триггеры 10 и 11 и начинается новый цикл измерения.
Если период входной частоты больше, периода минимальной частоты полосы пропускания .цифрового частотного детектора (на фиг.2 не показано), то с приходом К 2 — го импульса на счетный вход делителя 3 на его выходе появляется импульс переполнения, который устанавливает триггер 11 в единичное состояние. При этом блокируется счет делителя 3 через третий вход элемента И 5 и обнуляется триггер 9, На выходе цифрового частотного детектора появляется логический "0"1.
Т „ = то (К 1 + 1);
Тмакс ТО (К1 +К2+1), где ТΠ— период следования якпульсов тактового генератора 1;
К 1 вЂ,число импульсов, соответствующее коэффициенту деления делителя 2;
К 2 — число импульсов, соотвстствующее коэдкЬициенту деления делителя 3.
Изменение частотного диапазона цифрового частотного детектора достигается изменением цифрового кода К 1 и К 2, Цифровой код 1 определяет верхнюю граничную частоту, вьделяемую цифровым частотным детектором, а код
К 2 определяет нижнюю граничную частоту. Дополнительно изменение частотного диапазона можно достичь изменением частоты тактового генератора 1. 35
Формула изобретения
Цифровой частотный детектор, со. держащий первый триггер и тактовый генератор, выход которого подключен к первому входу первого элемента P. выход которого подключен к счетному входу первого делителя с переменным коэффициентом деления, о. т л и—
45
1 5523
Если период входной частоты мень-ше периода максимальной частоты поло- сы пропускания детектора (фиг. 2, не показано), то делитель 2 не успеет переполниться (нет импульса переполнения на его выходе), а следовательно, в триггер 9 прописывается логический "О", появляющийся и на выходе цифрового частотного детектора, минимальный и максимальный периоды входных частот, вьделяемых цифровым частотным детектором, соответственно равны
48, чающий с я тем, что, с целью расширения функциональных воэможнос тей путем обеспечения регулировки полосы вьделяемых частот, в него введены второй, третий, четвертый, пятый и шестой триггеры, второй элемент
И и вто рой делитель с пе ременным коэффициентом деления, счетный вход которого подключен к выходу второго элемента И, первый вход которого подключен к D-входу четвертого триггера и прямому выходу пятого триггера, инверсный выход которого подключен к второму входу первого элемента И, второй вход второго элемента И подключен к С-входам второго и третьего триггеров и выходу тактового генератора, С-вход первого триггера является первым входом цифрового частотного детектора, прямой выход первого триггера подключен к D-входу второго триггера, прямой выход которого подключен к D-входу третьего триггера, R-входу первого триггера и С-входу четвертого триггера и входам установки первого и второго делителей с переменным коэффициентом деления, информационные входы которых являются соответственно вторым и третьим входами цифрового часТотного детектора, выходом которого является прямой выход четвертого триггера, выходы переноса первого и второго делителей с переменным коэффициентом деления подключен к S-входам соответственно пятого и шестого триггеров, R-входы которых подключены к прямому выходу третьего триггера, прямой и инверсный выходы шестого триггера подключены соответственно к R-входу четвертого триггера и третьему входу второго элемента И, D-вход первого триггера является входом логической единицы цкЬрового частотного детектора.
1 552348
Составитель Г, Корс аков
Редактор А,Мотыль Техред И,Дидык Корректор 0,11èïëe
Заказ 339 Тираж 652 Подп исное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород ул. Гагарина, I P 1



