Формирователь импульсов
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники. Цель изобретения - расширение области применения - достигается путем уменьшения задержек включения и выключения формирователя при одновременном обеспечении стабильности их значений. При подаче входного сигнала открывается N-P-N-транзистор 2, обеспечивая протекание тока P-N-P-транзистора 3, шунтирующего резистор 6. Происходит включение P-N-P-транзисторов 4, 5 и повышается потенциал на выходной клемме формирователя. По мере его увеличения уменьшается шунтирующее действие P-N-P-транзистора 3 и уменьшается ток P-N-P-транзисторов 4, 5. При установившемся выходном уровне P-N-P-тр 4 находится на границе насыщения, поэтому его выключение происходит значительно быстрее. 1 ил.
СОЮЗ СО8ЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
А1
„„Я0„„1550 (51)5 Н 0 К /01
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4281528/24-21 (22) I0.07.87 (46) 15.03.90. Бюл. Р 10 (72) А.К.Ельтищев и С.H.Куцен (53) 621.374 (088,8) (56) Авторское свидетельство СССР
11 307505, кл. H 03 K 5/01, 1969.
Авторское свидетельство СССР
0 683001, кл. H 03 K 5/01, 1979. (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники. Цель изобретения - расширение области применения - достигается путем уменьшения задержек включения и
2 выключения формиров, ля при одновременном обеспечении стабильности их значений. При подаче входного сигнала открывается и-р-и-транзистор 2, обеспечивая протекание тока р-и-ртранзистора 3, шунтирующего резистор
6. Происходит включение р-и-р-транзисторов 4 и 5 и повышается потенциал на выходной клемме формирователя. По мере его увеличения уменьшается шунтирующее действие р-и-р-транзистора 3 и уменьшается ток р-и-р-транзисторов
4 и 5. При установившемся выходном уровне р-и-р-транзистор 4 находится на границе насыщения, поэтому его выключение происходит значительно быстрее. 1 ил.
1550605
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники.
Цель изобретения - расширение об5 ласти применения за счет уменьшения задержек включения и выключениия формирователя при одновременном обеспечении стабильности их значений °
На чертеже представлена принципиальная схема предлагаемого формирователя.
Формирователь импульсов содержит транзисторы 1 и 2 и-р-и-типа проводимости, транзисторы 3-5 р-и-р-типа проводимости, резисторы 6-11 °
Эмиттер и-р-и-транзистора 1 соединен с входной клеммой формирователя, база через резистор 9 соедине.на с шиной питания, коллектор соединен с базой п-р-и-транзистора 2, эмиттер которого соединен с общей шиной, коллектор соединен с коллектором р-и-р-транзистора 3 и через резистор
6 соединен с эмиттером р-и-р-транзис- 25 тора 3 и базой р-и-р-транзистора 4, эмиттер которого соединен с базой р-n-p-транзистора 5 и через резистор
8 соединен с эмиттером р-и-р-транзистора 5 и шиной питания база р-и-р9
30 транзистора 4 соединена через резисгор 10 с шиной питания, база р-и-ртранзистора 3 через резистор 7 соединена с выходной клеммой формирователя, коллекторы р-и-р-транзисторов 4 и 5 соединены с выходной клеммой формиро- З> вателя и через резистор 11 соединены с общей шиной.
Устройство работает следующим образом.
При подаче на входную шину формиро- 0 вателя положительного импульса транзистор 1 переходит в инверсный режим работы, обеспечивая быстрое запитывание базы транзистора 2 током от источника питания через резистор 9 и переход коллектор - база транзистора
1, транзистор 2 открывается, замыкая коллектор транзистора 3 на общую шину. Транзистор 3 включается и шунтирует своим переходом коллектор - эмит-50 тер резистор 6, обеспечивая в этот момент протекание большого тока от источника питания через резистор 10 и переход коллектор - эмиттер транзисторов 2 и 3 на общую шину, что при- 55 водит к быстрому появлению необходимого смещения на переходе база — эмиттер транзистора 4. Транзисторы 4 и 5 представляющие собой составной транзистор, включаются, формируя на выходной клемме вершину прямоугольного импульса, что приводит к выключению транзистора 3 и расшунтированию резистора 6 иэ-за выравнивания потенциалов базы и коллектора транзистора
4, переходящего в режим насыщения.
В установившемся режиме работы формирователя резистор 6 обеспечивает необходимое значение .тока базы транзистора 4.
При снятии входного сигнала транзистор 1 выходит из инверсного режима работы, ток его базы через переход база - эмиттер и внутренее сопротивление источника сигнала ответвляется на общую шину, обесточивая тем самым цепь базы транзистора 2, что приводит к выключению транзистора 2 и обесточиванию цепи базы транзистора 4, который при этом выключается вместе с транзистором 5 и обесточивает цепь нагрузки. формула изобретения
Формирователь импульсов, содержащий первый, второй и третий транзисторы р-п-р-типа. проводимости, первый, второй, третий и четвертый резисторы, эмиттер первого р-и-ртранзистора соединен с шиной питания и через первый резистор — с эмиттером второго р-п-р-транзистора, коллектор первого р-и-р-транзистора соединен с выходной клеммой формирователя и через второй резистор - с общей шиной,. база второго р-и-р-транзистора соединена с первыми выводами третьего и четвертого резисторов, отличающийся тем, что, с целью расширения области применения за счет уменьшения задержек включения и выключения формирователя при одновременном обеспечении стабильности их значений, в формирователь введены два транзистора и-р-и-типа проводимости, пятый и шестой резисторы, эмиттер первого и-р-и-транзистора соединен с входной клеммой формирователя, база через пятый резистор соединена с шиной питания, коллектор соединен с базой второго п-р-п-транзистора, эмиттер которого соединен с общей шиной, коллектор соединен с коллектором третьего р-п-р-транзистора и вторым выводом третьего резистора, второй вывод
Составитель В. Бутин
Техред М.Дидык Корректор М.лароши
Редактор Т.Парфенова
За ка з 278 Тираж 660 Подписное
ОНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35,, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101
5 1550605
6 четвертого резистора соединен с шиной формирователя, коллектор второго питания, эмиттер третьего р-и-р- р-и-р-транзистора соединен с коллектранзистора соединен с базой второго тором первого р-п-р-транзистора, бар-п-р-транзистора, база третьего за первого р-и-р-транзистора соединер-и-р-транзистора через шестой ре5 на с эмиттером второго р-и-р-транзистор соединена с выходной клеммой эистора.


