Устройство для контроля ошибок магнитной записи- воспроизведения цифровой информации
Изобретение относится к накоплению информации и может найти применение для контроля ошибок магнитной записи - воспроизведения цифровой информации. Цель изобретения - повышение точности контроля. Регистр 3 и сумматор 4 по модулю два формируют контрольную псевдослучайную последовательность символов, которая поэлементно сравнивается в сумматоре 1 по модулю два с воспроизводимой псевдослучайной последовательностью символов. В случае несоответствия сравниваемых элементов сумматор 1 по модулю два формирует последовательность ошибок, поступающую на регистр 8 сдвига, воздействующий через элемент НЕ, первый из элементов И 14, первый из элементов И 15 и элемент ИЛИ 18 на элемент 6 стробирования, импульсы которого подсчитываются счетчиком 7 ошибок. При этом регистр 13 сдвига, элемент НЕ 17, элементы НЕ 16, элементы И 14, элементы И 15 и элемент ИЛИ 18 обеспечивают уменьшение влияния структуры ошибок воспроизведения цифровой информации на результат контроля. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
09) (11) (51)5 G 11 В 27/36
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А 8TOPCHOIVIY СВИДЕТЕЛЬСТВУ
1 (61) 1273994 (21) 4429114/24-10 (22) 29.02.88 (46) 30.01.90. Бюл. 9 4 (72) Л.И.Чуманова и И.В.Чуманов (53) 681.84.001.2(088.8) (56) Авторское свидетельство СССР
1! - 1273994, кл. С 11 В 27/36, 1985. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ОИИБОК
МАГНИТНОЙ ЗА?П1СИ-ВОСПРОИЗВЕДЕНИЯ ЦИФРОВОЙ ИНФОРМАЦИИ (57) Изобретение относится к накоплению информации и может найти применение для контроля ошибок магнитной записи — воспроизведения цифровой информации. Цель изобретения — повышение точности контроля. Регистр 3 и сумматор 4 по модулю два формируют контрольную псевдослучайную последо2 вательность символов, которая йоэлементно сравнивается в сумматоре 1 по модулю два с воспроизводимой псевдослучайной последовательностью символов. В случае несоответствия сравниваемых элементов сумматор 1 по модулю два формирует последовательность ошибок, поступающую на регистр 8 сдвига, воздействующий через элемент
НЕ, первый из элементов И !4, первый из элементов И 15 и элемент ИЛИ 18 на элемент 6 стробирования, импульсы которого подсчитываются счетчиком 7 ошибок. При этом регистр 13 сдвига, элемент НЕ 17, элементы НЕ 16,элементы И 14, элементы И 15 и элемент ИПИ
1.8 обеспечивают уменьшение влияния структуры ошибок воспроизведения цифровой информации на результат контроля. 1 ил.
1539837
Изобрете а е относится к области накопления информации, а именно к устройствам для контроля ошибок магнитной записи — воспроизведения цифровой информации.
Целью изобретения является повышение точности контроля за счет уменьшения влияния структуры ошибок воспроизведения цифровой информации.
На чертеже изображена схема предлагаемого устройства для контроля ошибок магнитной записи-воспроизведения цифровой информации.
Устройство содержит первый сумматор 1 по модулю два, соединенный одним входом с входной шиной 2 сигнала воспроизведения псевдослучайной последовательности, первый регистр 3 сдвига, подключенный через второй сум-20 матор 4 по модулю два к первому вхо,ду детектора 5 отсутствия ошибок, поL следовательно соединенные второй элемент 6 стробирования и счетчик
7 ошибок, второй регистр 8 сдвига, коммутатор 9, детектор 10 псевдослучайной последовательности ошибок и триггер 11. Тактовые входы первого и второго регистров 3 и 8 сдвига и второй вход детектора 5 отсутствия ошибок подключены к входной шине 12 тактового синхросиннала воспроизведения, Выход первого сумматора 1 Ilo иодулю два соединен с первым входом детектора 10 псевдослучайной последовательности ошибок и с информационным входом второго регистра 8 сдвига.
Входная шина 12 тактового синхросигнала воспроизведения соединена с вторым входом детектора 10 псевдослучайной последовательности ошибок, выход которого подключен к первому входу триггера 11. Выход детектора 5 отсут" ствия ошибок подключен к второму входу триггера 11, выход которого сое- 45 цинен с управляющим входом коммутатора 9 и с установочным входом второго регистра 8 сдвига. Входная шина 2 сигнала воспроизведения псевдослучайной последовательности и выход второго сумматора 4 по модулю два подключены соответственно к первому и второму сигнальным входам коммутатора 9, выход которого соединен с информационным входом первого регистра 3 сдвига.
Устройство содержит также третий регистр 13 сдвига, подсоединенньЖ установочным, тактовым и информационным входами соответственно к выходу триггера 11, к входной шине 12 тактового синхросигнала воспроизведения и к второму регистру 8 сдвига, включенные последовательно элементы И 14, дополнительные элементы И 15, элементы НЕ 16, дополнительный элемент НЕ
17, элемент ИЛИ 18 и формирователь 19 разрешающих потенциалов. Второй регистр 8 сдвига соединен с элементом
6 стробирования через включенные последовательно дополнительный элемент
НЕ 17, первый из элементов И 14, первый из дополнительных элементов И 15 и элемент ИЛИ 18. Элемент HJIH 18 подсоединен входами к выходам других дополнительных элементов И 15, соединенных с выходами других элементов И 14.
Вход первого из элементов И 14 подсоединен к выходу третьего регистра 13 сдвига, другие выходы которого подключены к входам других элементов И
14 и к входам элементов HE 16, соединенных выходами с входами дополнительных элементов И 15, другие входы которых подсоединены к выходам формирователя 19 разрешаюцих потенциалов. При этом элемент ИЛИ 18 подключен выходом к первому входу элемента 6 стробирования, второй вход которого соединен с входной шиной 12 тактового синхросигнала воспроизведения.
Предлагаемое устройство для контроля ошибок магнитной записи — воспроизведения цифровой информации работает следуюцим образом.
Второй сумматор 4 по модулю два и первый регистр 3 сдвига при их соединении посредством коммутатора 9 образуют генератор, формирующий контрольную псевдослучайную последовательность символов, поступающую на первый сумматор 1 по модулю два. В первом сумматоре 1 по модулю два происходит вьщеление ошибок в воспроизводимой псевдослучайной последовательности символов, поступающей с входной шины
2 сигнала воспроизведения псевдослучайной последовательности, путем поэлементного сравнения с контрольной псевдослучайной последовательностью символов. При этом контрольная псевдослучайная последовательность символов вводится в синхронизм с воспроизводимой псевдослучайной последовательностью символов за счет кратковременного подключения информационного входа первого регистра 3 сдвига к входной шике
2 сигнала воспроизведения псевдослу5 15398 чайной последовательности посредством коммутатора 9.
При отсутствии синхронизма между контрольной и воспроизводимой псевдослучайными последовательностями символов первый сумматор 1 по модулю два формирует псевдослучайную последовательность ошибок. По этой псевдослучайной последовательности ошибок детектор !О псевдослучайной последовательности ошибок вырабатывает сигнал, перебрасываюций триггер 11. При этом триггер 11 устанавливает в нулевое состояние второй и третий реги15 стры 8 и 13 сдвига и, воздействуя на управляющий вход коммутатора 9, подключает информационный вход первого регистра 3 сдвига к входной шине 1 сигнала воспроизведения псевдослучай- 20 ной последовательности. После заполнения первого регистра 3 сдвига воспроизводимой псевдослучайной последовательностью символов перестает формироваться псевдослучайная последова- 25 тельность ошибок на выходе первого регистра 1 сдвига, на что реагирует детектор 5 отсутствия ошибок. При этом детектор 5 формирует сигнал, который перебрасывает триггер 11 в исходное состояние, обеспечиваюцее подключение информационного входа первого регистра
3 сдвига к выходу второго сумматора
4 по модулю два посредством коммутатора 9. Последнее обеспечивает генерирование контрольной псевдослучайной последовательности символов поэлементно синхронно с воспроизводимой псевдослучайной последовательностью символов. В случае несоответствия значе- 40 ния очередного символа элемента воспроизводимой псевдослучайной последовательности символов соответствующему символу контрольной псевдослучайной последовательности символов 45 первый сумматор 1 по модулю два формирует в потенциальном коде БВН сигнал ошибок, воздействуюций посредством второго регистра 8 сдвига на третий регистр 13 сдвига и на дополнительный 50 элемент НЕ 17.
В случае возможного сбоя тактового синхросигнала воспроизведения нарушается синхронизм между контрольной и воспроизводимой псевдослучайными последовательностями символов. При этом первый регистр 3 сдвига формирует ложные ошибки, которые являются следствием нарушения синхронизма, а
37 6 не ошибками воспроизводимого сигнача.
Детектор 1О псевдослучайноГ по"ледовательности ошибок по ложным ошибкам с выхода первого регистра 3 сдвиг а формирует сигнал, перебрасывающ» » триггер 11 в состояние, обеспечивающее обнуление всех разрядов второго регистра 8 сдвига, в которых быпо записано к этому моменту времени искомое количество ложных ошибок. Благодаря этому ложные ошибки с выхода первого регистра 3 сдвига не проходят через второй регистр сдвига.
Элементы И 14 выделяют однократные, двухкратные, трехкратные и четырехкратные ошибки. Первым условием фиксирования ошибки соответствующей кратности является наличие ошибки в первом разряде, одновременно в первых двух разрядах, одновременно в первых трех разрядах или одновременно в четырех разрядах. Вторым условием фиксирования ошибки соответствующей кратности является наличие безошибочного символа в предьщуцем такте на выходе второго регистра 8 сдвига. Отсутствие сигнала ошибки в последнем разряде третьего регистра 13 сдвига сопровождается формированием сигнала на выходе дополнительного элемента
НЕ 17, являющегося разрешающим для элементов И 14. Третьим,"словием фиксирования ошибки с соотвс .-=-.вуюшей кратностью является отсутствие сигнала ошибки по крайней мере в одном такте в конце контролируемой гр..-лпы непрерывной последовательности ошибочных единичных элементов. Третье условие реализуется посредством элементов
НЕ 16, воздействуюцих на дополнительные элементы И 15; При этом происходит срабатывание того дополнительного элемента И 15, на который поступает раэрешающиГ» потенциал с формирователя 19 разрешающих потенциалов.
Дополнительные элементы ИЛИ 15 воздействуют через элемент ИЛИ 18 на элемент
6 стробирования, обеспечивающий зациту от коротких импульсов помехи, возникающих в моменты сдвига информации во втором и третьем регистрах 8 и 13 сдвига. Элемент 6 стробирования воздействует на счетчик 7 ошибок, подсчитывающий импульсы, соответствуюцие однократ»»ы»», двухкратным и трехкратным ошибкам.
1539837
Составитель И.-К.В.Розенкранц
Редактор И.Рыбченко Техред А.Кравчук. Корректор М.Шароши
Заказ 223
Тираж 469
Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж"35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101
Формула изобретения
Устройство для контроля ошибок маг»»итной записи-воспроизведения цифровой информации по авт. св. »» 1273994, а т л и ч а ю щ е е с я тем, что, с целью повышения точности контроля за счет уменьшения влияния структуры, шибок воспроизведения цифровой инормации, в него введены третий ре-;
» истр сдвига, подсоединенный устаноочньв», тактовым и информационным ходами соответственно к выходу тригера, к входной шине тактового синхро игнала воспроизведения и к второму регистру сдвига, включенные последовательно элементы И, дополнительные, 1 лементы И, элементы НЕ, дополнительный элемент НЕ, элемент ИЛИ и формирователь разрешающих потенциалов, причем второй регистр сдвига соединен с элементом стробирования через включенные последовательно дополнительный элемент НЕ, первый из элементов И, первый из дополнительных элементов И и элемент ИЛИ, подсоединеннь»»» входами к выходам других дополнительных элементов И, соединенных с выходами других элементов И, а вход первого из элементов И подсоединен к выходу третьего регистра сдвига, другие выходы которого подключены к входам других элементов И и к входам элементов НЕ, .соединенных выхода»»и с входами дополнительных элементов И, другие входы которых подсоединены к выходам формирователя разрешающих потенциалов.



