Устройство для считывания информации в доменной памяти
Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающих устройств на цилиндрических магнитных доменах /ЦМД/. Целью изобретения является повышение надежности устройства за счет полного использования полезной энергии сигнала и вероятностной оценки достоверности считывания. Устройство содержит усилитель считывания 1, информационный вход которого подключен к выходу сумматора 2. Первый вход сумматора 2 подсоединен к выходу инвертора 3, вход которого подключен к выходу первого ограничителя 4. Вход первого ограничителя 4 подсоединен к входу второго ограничителя 5 и к выходу эмиттерного повторителя 6. Вход эмиттерного повторителя 6 подключен к выходу предварительного усилителя считывания 7, вход которого является информационным входом 8 устройства. Вход 9 запуска устройства подключен к входу блока задержки 10, выходы которого подсоединены к входам одновибраторов 11. Выходы одновибратора 11 подсоединены к входам элемента ИЛИ 12, вход которого подключен к входу стробирования усилителя считывания 1. Выход усилителя считывания 1 подсоединен к счетному входу счетчика 13, вход сброса которого является входом 14 сброса устройства. Выход счетчика 13 подключен к входам одной группы элемента сравнения 15, входы другой группы которого подсоединены к выходам регистра начальной установки 16. Входы регистра являются входами 17 установки устройства в исходное состояние. Выход 18 устройства подключен к выходу элемента сравнения 15. Выход ограничителя 5 подсоединен к входу блока задержки 19, выход которого подключен к входу усилителя-формирователя 20, выходом соединенный с вторым входом сумматора 2. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК (5D 4 С 11 С 7/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АBTOPCKOMY СВИДЕТЕЛЬСТВУ
2 ки достоверности считывания. Устройство содержит усилитель. считывания 1, информационный вход которого подключен к выходу сумматора 2 ° Первый вход сумматора 2 подсоединен к выходу инвертора 3, вход которого подключен к выходу первого ограничителя 4. Вход первого ограничителя 4 подсоединен к входу второго ограничителя 5 и к выходу эмиттерного повторителя 6. Вход эмиттерного повторителя 6 подключен к выходу предварительного усилителя считывания 7, вход которого является информационным входом 8 устройства.
Вход 9 запуска устройства подключен к входу блока задержки 10, выходы которого подсоединены к входам олновибраторов 11. Выходы одновибраторов 11 подсоединены к входам элемента
ИЛИ 12, вход которого подключен к входу стробирования усилителя считыГОСУДАРСТВЕННЫЙ НОМИТЕТ
llO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
1 (21) 4396699/24-24 (22) 24.03,88 (46) 23,12.89. Бюл. 9 47 (71) Московский текстильный институт им. A.Н.Косыгина (72) А.И.Савельев (53) 681.327.66 (088.8) (56) Микросхемы интегральные К 1602
РЦЗ. Руководство по применению.
Авторское свидетельство СССР
В 1294164, кл. G 11 С 7/00, 1987 ° (54) УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ИНФОРМАЦИИ В ДОМКННОй ПАМЯТИ (57) Изобретение относится к вычислительной технике и может быть использовано при разработке запоминающих устройств на цилиндрических магнитных доменах. Целью изобретения является повышение надежности устройства за счет полного использования полезной энергии сигнала и вероятностной оцен„„SU„„1531159 A1
1531159
10 вания 1. Выход усилителя считывания
1 подсоединен к счетному входу счетчика 13, вход сброса которого является входом 14 сброса устройства.
Выход счетчика 13 подключен к входам одной группы элемента сравнения 15, Входы другой группы которого подсоединены к выходам регистра начальной установки 16. Входы регистра 16 явИзобретение относится к вычисли.тельной технике и может быть использовано при разработке запоминающих устройств на цилиндрических магнитных доменах (ЦМД).
Целью изобретения является повышение надежности устройства за счет полного использования полезной энергии снгнала и вероятностной оценки достоверности считывания. 25
На фиг. 1 изображена блок-схема устройства; на фиг. 2 — временная диаграмма работы устройства.
Устройство для считывания информации в доменной памяти содержит усилитель 1 считывания, информационный вход которого подключен к выходу сумматора
2 ° Первый вход последнего подсоединен к выходу инвертора 3, вход которого подключен к выходу первого ограничителя 4. Вход первого ограничителя 4 под-35 соединен к входу второго ограничителя
5 и к выходу эмиттерного повторителя
6, вход которого подключен к выходу предварительного усилителя 7 считывания, вход последнего является информа40 ционным входом 8 устройства. Вход 9 запуска устройства подключен к входу второго блока 10 задержки, выходы которого подсоединены к входам одновиб- 45 ратора 11. Выходы группы одновибраторов 11 подсоединены к входам элемента
ИЛИ 12, вход которого подключен к входу стробирования усилителя 1 считывания. Выход последнего подсоединен к счетному входу счетчика 13, вход сбро са которого является входом 14 «6роса устройства. Выход счетчика 13 подключен к входам одной группы элемента 15 сравнения, входы другой группы которого подсоединены к выходам регистра 16 начальной установки, входы которого являются входами 17 установки устройства в исходное со.— ляются входами 17 установки устройства в исходное состояние. Выход 18 устройства подключен к выходу элеменга сравнения 15. Выход ограничителя
5 подсоединен к входу блока задержки
19, выход которого подключен к входу усилителя-формирователя 20, выходам соединенного с вгорым входом сумматора 2. 2 ил. стояние. Выход 18 устройства подключен к выходу элемента 15 сравнения. Выход второго ограничителя 5 подсоединен к входу первого блока 19 задержки, выход которого подключен к входу усилителя-формирователя 20, выходом подсоединенного с вторым входом сумматора 2.
Предлагаемое устройство работает следующим образом.
При считывании на входе 8 устройства и на входе предварительного усилителя 7 считывания возникает разнополярный сигнал U, показанный относительно тока вращения I (фиг.2). к
Далее разнополярнь|й сигнал чтения voступает на эмиттерный повторитель 6, с выхода к торого он подается на первый 4 и на второй 5 ограничители.
За счет этого на выходе первого or( раничителя 4 сигнал имеет отрицательные составляющие, которые и подаются на вход инвертора 3. Таким образом, на выходе инвертора 3 получают сигнал, аналогичный сигналу U (фиг.2).
С выхода второго ограничителя 5 сигнал, имеющий только положительную полярность, поступает на первый блок
19 задержки (сигнал U фиг.2) и далее на усилитель-формирователь
20 с целью восстановления параметров сигнала, прошедшего через блок 19 задержки. Затем оба преобразованных сигнала подаются на входы сумматора
2. На выходе последнего получают более мощный сигнал U который и с и поступает на первый вход усилителя
1 считывания. На вход стробирования усилителя 1 считывания приходят сигналы стробирования с выхода элемента
ИЛИ 12, полученные в разное время с. одновибраторов 11. Длительность сигналов стробирования задается одновибраторами 11, а начало их следования
15311 с помощью блока 10 задержки, на вход которого с входа 9 устройства подается запускающий сигнал . Затем сформированный сигнал "1" или "О" с выхода
5 усилителя 1 считывания подается на вход счетчика 13 (предварительно в начале каждого такта считывания счетчик сигналом с входа 14 устройстна устанавливается в исходное состояние.)1O
Код числа, зафиксированный в счетчике 13, поступает на входы одной группы элемента 15 срабатывания, на входы другой группы которого подается код числа с регистра 16 начальной установки. Значение кода числа в регистре 16 начальной установки записывается по входу 17 устройства и зависит от типа доменной микросборки, от особенностей ее работы и уровня по- 20 мех, от числа импульсов стробирования (каждый полученный сигнал может стробироваться неоднократно), от статических данных и вероятности правильного воспроизведения считанного сиг- 25 нала для конкретной доменной памяти.
Кроме того, значение этого кода может быть определено в процессе отладки памяти путем оперативного его изменения °
Таким образом, в предлагаемом устройстве при выделении сигнала используются как положительные, так и отрицательные составляющие полезного сигнала, что увеличивает общую мощность сигнала и отношение сигнала к помехе, а следовательно, предлагаемое устройство имеет повышенную надежность. Кроме того, надежность устройства возрастает эа счет воэможности выделения сигнала в сравнении с 4О начальным, наперед заданным кодом для предотвращения ошибки, .к примеру при искажении сигнала в отдельные моменты времени при считывании °
45,Формула изобретения
Устройство для считывания информа- мации в доменной памяти, содержащее
59 ь предварительный усиля гель счи гывтния, вход которого является информационным входом устройства, усилитель считывания, выход которого подключен к счетному входу счетчика, вход сброса которого является входом сброса устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства за счет полного использования полезной энергии сигнала и вероятностной оценки достоверности считывания, оно содержит регистр начальной установки, усилитель-формирователь, элемент сравнения, два блока задержки, группу одновибраторов, элемент ИЛИ, инвертор, сумматор, два ограничителя, эмиттерный повторитель, вход которого подключен к выходу предварительного усилителя считывания, выход эмиттерногс повторителя подключен к входам первого и нторого ограничителей, выход первого органичителя подключен к входу иннертора, выход которого соединен с первым нходом сумматора, второй вход которого подключен к выходу усилителя-формирователя, вход которого подсоединен к ныходу первого блока задержки, вход первого блока задержки подсоединен к выходу второго ограничителя, выход сумматора подсоединен к информационному входу усилителя считывания, вход стробирования которого подсоединен к выходу элемента ИЛИ, входы которого подключены к выходам одновибраторов, входы которых подключены к входам второго блока задержки, вход которого является входом запуска устройства, входы одной группы элемента сравнения подключены к выходам регистра начальной установки, входы которого являются входами установки устройства в исходное состояние, входы другой группы элемента сравнения подключены к выходам счетчика, а ныход элемента сравнения является выходом устройства.
1531159 ису
Ufs
1 сз
Составитель 10.Розенталь
Редактор М.Бланар Техред М.Дидык Корректор С,Черни
Заказ 7962/53 Тираж 558 Подписное
ВНИИПИ Государственного ко а тета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/S
Производственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 101



