Дискретный аттенюатор
Изобретение относится к радиотехнике. Цель изобретения - уменьшение величины дискрета вносимого затухания. Аттенюатор содержит делитель 1 мощности, коммутируемые ячейки 2 и 3 ослабления, сумматор 4 мощности, формирователь 5 управляющего кода и цифровой сумматор 6. Мощность входного сигнала после деления на две части поступает на ячейки 2 и 3. В ячейках 2 и 3 сигналы ослабляются и поступают на выходной сумматор 4. При этом формирователь 5 вырабатывает управляющий код для ячеек 3, а совместно с сумматором 6 - управляющий код для ячеек 2, что обеспечивает уменьшение величины дискрета вносимого затухания. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
4162 А1 (19) (11) GD 4 Н 03 6 3/30
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ по изОБРетениям и ОткРытиям
ПРИ ГКНТ СССР
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1 (21 ) 4255626/24-09 (22) 02.06.87 (46) 23.11.89.Вюл. М 43 (71) Радиоастрономическнй институт
АН УССР (72) А.В.Антонов, Ю.М.Герасимов и Ю.В.Стародубцев (53) 621 .396.662 (088.8) (56) Авторское свидетельство СССР
М 248779, кл. Н 04 В 1 /10, 1 966. (54) ДИСКРЕТНЫЙ ATTEHIOATOP (57) Изобретение относится к радиотехнике. Цель изобретения — уменьшение величины дискрета вносимого зату2 хания. Аттенюатор содержит делитель
1 мощности, коммутируемые ячейки 2 и
3 ослабления, сумматор 4 мощности, формирователь 5 управляюшего кода и цифровой сумматор 6. Мощность входного сигнала после деления на две части поступает на ячейки 2 и 3. В ячейках 2 и 3 сигналы ослабляются и поступают на выходной сумматор 4. При этом формирователь 5 вырабатывает управляющий код для ячеек 3, а совмест но с сумматором 6 — управляющий код для ячеек 2, что обеспечивает уменьшение величины дискрета вносимого затухания. 1 ил.
1524162
15 (5) A = dAH
5) 20
30
35 (6) 1 и/1 к
45
S = --- — Р„„ ьк 1+ш
) Н=нк+Н„у
m 1 P
1+ш (3) Изобретение относится к радиотехнике и может быть использовано для взвешивания по амплитуде компенсационного сигнала в автокомпенсаторах помех и при формировании диаграммы направленности антенных решеток, в частности в адаптивных антенных решетках.
Целью изобретения является уменьшение величины дискрета вносимого затухания.
На чертеже представлена структурная электрическая схема дискретного аттенюатора.
Дискретный аттенюатор содержит входной делитель 1 мощности, основные коммутируемые ячейки 2,,2
2 „ ослабления, дополнительные коммутируемые ячейки 3 1,3,...,3 к ослабления, выходной сумматор 4 мощности, формирователь 5 управляющего кода и цифровой сумматор 6.
Дискретный аттенюатор работает следующим образом.
Входной сигнал мощностью Р» поступает на вход входного делителя i мощности, выполненного, например, по одной из схем трансформаторного мостового устройства, при этом на вход первой из основных коммутируемых ячеек 2I ослабления с выхода входного делителя 1 мощности поступает сигнал мощностью S „,а на вход первой из дополнительных коммутируемых ячеек 31 — Ц, „.
Коэффициент деления мощности входного делителя 1 мощности равен
Тогда значения мощностей S» и Я к можно записать следующим образом:
Ослабление, вносимое основными ком-50 мутируемыми ячейками ослабления, изменяется по закону
А;= 2ЬА (4)
55 где i = I 2,...,К вЂ” порядковый номер основной коммутируемой ячейки ослабления;
d Л вЂ” дискрет ослаблеНИЯ ОСНОВНОЙ КОМмутируемой ячейки ослабления, выраженный в децибелах.
Сигнал мощностью S „, пройдя через
К последовательно соединенных основных коммутируемых ячеек 2,,...,2„ ослабления, ослабляется и с выхода последней основной коммутируемой ячейки 2 „ ослабления сигнал мощностью Б цк поступает на один из входов выходного сумматора 4 мощности.
Ослабление А5, вносимое К последовательно соединенными основными коммут ируе мыми яче йк ами, равно где Н5 упраВляющнй кОД HQ ynpaB ляющих входах основных коммутируемых ячеек ослабления, а Л и ЛЛ выра— жены в децибелах, Как видно из (4), дискретом ослабления dA является коэффициент передачи первой основной коммутируемой ячейки 2, ослабления.
Управляющий код Н5 формируется из управляющего выходного кода Н формирователя 5 управляющего кода, который можно записать в виде
КФЬ-1 L
Н = а 2 +...+ а ° 2 +
KtL-1 1.
,-1 о
+ а, 2 + ...+ a 2 где а = О;
1 — значение соответствующего двоичного разряда кода.
Тогда код Н можно представить в виде суммы двух кодов
kiL-1 L где Н„= а„... 2 +...+ а„2
1. - 1 о
Н = а, 2 +...+ ао ° 2
На первых входах цифрового суммато ра 6 получается код, величина которого равна Н„/2, На вторые входы цифрового сумматора 6 поступает код Н, Причем, если Ьс К, то старшие К-L разрядов входного кода цифрового сумматора 6 дополняются нулями путем подключения их к общей шине. На Вы5 1524162 ходе цифрового сумматора 6 получается управляющий код Нв пишем . (8) (14) 10
Мощность на выходе выходного сумматора 4 мощности, выполненного взаимным относительно входного делителя
15 мощности, равна
Используя
$ вьiх 1+m
P 1 ьх (I O)
+ 2 (15) С другого выхода входного делителя
1 мощности сигнал мощностью Ц постуbr пает на первую дополнительную коммутируемую ячейку 3< ослабления, причем дополнительные коммутируемые ячейки 3< ...,3„ ослабления такие же как и основные коммутируемые ячейки
2 <,...,2 к ослабления и выполняют те же функции, С выхода последней дополнительной коммутируемой ячейки 3 „ ослабления сигнал мощностью Q „поступает на другой вход выходного сумматора 4 мощности. Величина (1в„„определяется ослаблением, вносимым К последовательно соединенными дополнитель- 35 ными коммутируемыми ячейками 3,, ° .., 3„ ослабления. Ослабление А@, вносимое дополнительными коммутируемыми ячейками, равно где я — сдвиг фаз между входными сигналами выходного сумматора 4 мощности.
Так как в данном случае разность фаэ ц> О, то выражение (IS) принимает вид (16) В общем виде значение выходной мощности дискретного аттенюатора может быть записано с учетом ()6), (10) и (14) в виде
АА Нк о 2."
Pbr ° ш 10
P + вых 2 дЙ Нк дА Не
0 о2" о
+ + ,(1 + m) 40 (ii) А = ЬА 11
Нк
Н,,1=- ——
2 (12) + 2 55 или после преобразований д4 Нк
m 20 2"
P =Р— — IO + вых вх
А0
1о
@еык = Qbr 10 (13) Нк
Н=--„— +Н
5 ь
2
Таким образом, мощность высокочастотного сигнала на выходе последней основной коммутируемой ячейки 2 А ослабления равна
Д5 (9) (2), (5) и (8), получим
4A Ws
Р„, 10 дА 14х дА Н, О 24 <О
0 где Hg — управляющий код на управляющих входах дополнительных коммутируемых ячеек
3,, ° ., 3 „ослабления, Ао и ЛА выражены в децибелах.
Причем
Таким образом, мощность сигнала на выходе последней дополнительной коммутируемой ячейки 3> ослабления равна
Используя (3), (1 1 ) и (12),,э а-. д4, Нв
Q =- — - P .I0 вих вх
I+ш,4.Н. ш в.х
Р „ ° 10
Б вых ш Q b ix
P + =-- — -- + вьх 1+m I 4m
Б вых m Q bbl_#_
P + --- — -- + вых 1+m
1+ш
)524162
Ь
ЬД Н„ЬЯ Н
10 +— гО 2" гО д4 Нх ш 202 (- -. 10
10 gg еых
«Рюм
Р дА н„ддд, 1 20 2" 20
+ — l0
1+ш (19) После преобразования и упрощения коэффициент передачи дискретного аттенюатора можно представить в виде дА Нь
ДА 20(ms i1 — H + 20 1g 10
2 (20) bA
+ -- — — Н1
ЬА — н к
ДА
Н
L х
2 т.,е. дискретный аттенюатор имеет ь дискрет затухания в 2 раз меньший1 чем у ячеек ослабления
Формула изобретения
Составитель Л. Закс
Редактор А.Шандор Техред А, Кравчук Корректор М. Пожо
Заказ 7054/56 Тираж 884 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.ужгород, ул. Гагарина,101
+ (18)
1+m
При этом коэффициент передачи диск5 ретного аттенюатора в децибелах
Если взять ш + 1 = 2, тогда, исполь эуя (7 ), можно э апис ать
Дискретный аттенюатор, содержа- 40 щнй входной делитель мощности, к выходам которого подключены соответственной К основных коммутируемых ячеек ослабления и К дополнительных коммутируемых ячеек ослабления, а также формирователь управляющего кода, отличающийся тем, что, с целью уменьшения величины дискрета вносимого затухания, в него введен выходной сумматор мощности, входы ко— торого подключены к К-й основной коммутируемой ячейке ослабления и К-й дополнительной коммутируемой ячейке ослабления соответственно, и цифровой сумматор, при этом основные коммутируемые ячейки ослабления, а также дополнительные коммутируемые ячейки ослабления включены последовательно, N выходов разрядов формирователя управляющего кода образуют первую группу выходов из Ь младших разрядов и вторую группу выходов иэ К старших разрядов, где N = К + L, при этом выход i-го, где i = (1, 2. .,L) разряда первой группы выходов формирователя управляющего кода подключен к входу (L i)-ro разряда Ь первых входов цифрового сумматора, выход .1-го, где J (1,..., K), разряда второй группы выходов формирователя управляющего кода подключен к входу J-го раэряда К втооых входов цифрового сумматора, выход
g-ro разряда второй группы выходов формирователя управляющего кода подключен к управляющему входу j-й дополнительной коммутируемой ячейки ослабления, а управляющие входы основных коммутируемых ячеек ослабления подключены к соответствующим выходам цифрового сумматора,



