Импульсно-фазовый детектор
Изобретение относится к импульсной технике и может быть использовано в системах преобразования и передачи информации. Цель - повышение линейности дискриминационной характеристики и быстродействия импульсно-фазового детектора /ИФД/ - достигается введением транзисторов 8, 9, формирователей 10, 11 импульсов и электрических связей между функциональными элементами. ИФД содержит также блок 4 разности фаз, интегрирующий конденсатор 1, транзисторы 2, 3 блок 12 выборки и хранения, блоки 5, 6 задержки. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИА ЛИСТ ИЧЕСНИХ
РЕСПУБЛИН (19) .(И) А1 (д) 4 Н 03 К 9/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ П<НТ СССР
Н А ВТОРСНОМ,Ф СВИДЕТЕЛЬСТВУ
1 (21 ) 4194524/24-21 (22) 19.12.86 (46) 15.11.89, Бил. Y- 42 (7?) С.Л. Куренков, С.Д. Шохин и М.А. Скадченко (53) 621.376.55 (088.8) (56) Авторское свидетельство СССР .
Р 330535, кл. Н 03- К 9/04, 03.08.70.
Авторское свидетельство СССР
782142, кл. Н 03 К 9/04, 19.01.79. (54) И1"(ПУЛЪСНО-ФАЗОВ11Й,)1ЕТЕК70Р (57) Изобретение относится к импульс2 ной технике и может быть использовано в системах преобразования и передачи информации.. Цель — новы(1ение линейности дискриминационной характеристики и быстродействия импульсно-Аазового детектора (И ЬД) достигается введением транзисторов 8,9, Аормирователей 10, 11 импульсов, и электРических связей между Аункцио- нальными элементами. ИЩ содержит также блок 4 разности Ааз, интегрирувций конденсатор 1, транзисторы ?, 3, блок 1? выборки и хранения, блоки
5,6 задержки. 1 ил.
152?395 l5!
1зобретение относится к импульсной технике и может быть использовано в системах преобразования и передачи инАормации, а также в системах автоподстройки частоты и Лазы.
Цель изобретения — повышение линейности дискриминационной характернстики и быстродействия импульснофазового детектора.
Ila чертеже представлена Лункциональная схема импульсного Аазового
;етектора.
Импульсно-Аазовый детектор содержит интегрирующий конденсатор l, транзистор 2 включе.. ия, транзистор
3 сброса, блок 4 разности фаз, блоки 5 и 6 задержки, резистор 7, транзисторы 8 и 9 токового отражателя, Лормирователи 10 и 11 импульсов и блок 12 выборки и хранения, при этом вход-. блока 4 разности Лаз подключены к входным шинам устройства, первый выход — к базе транзистора 2 включения, а второй выход — через со- 25 единенные последовательно блок 5 задержки и Аормирователь 1О импульсов— к базе транзистора 3 сброса, а через соединенные последовательно блок 6 адержки .и Лормирователь 11 импуль-.;;в -- к управляющему входу блока I? выборки и хранения, выход которого соединен с выходной шиной, а вход с первым выводом интегрирующего конденсатора 1, коллектором транзистора 3 сброса и коллектором транзисто вЂ, 35
-.-.а 9 токового отражателя, эмиттер ко-: т.рого соединен с ниной источника
-iíòàíèÿ и эмиттером транзистора 8 токо c.ãо о"ражателя, коллектор которого .бьединен с базой и соединен с базой
1 транзистора 9 токового отражателя и, через резистор 7,. с коллектором тран:-ш:гэра 2 включения, эмиттер которого соединен со вторым выводом интегрирующего конденсатора 1, эмиттером тран45 зистора 3 сброса и общей шиной.
II: ïóëüñHo — Лаз овый детектор работае- следующим образом.
Опорная и сигнальная импульсные по следовательно сти подаются на вход блока 4 разности.Ааз, на выходе которого Аормируются прямая и инверсная импульсные последовательности, длительность импульсов в которых пропорциональна разности Лаз, Ro время длительности импульса прямой последовательности„поступающей с выхода блока 4 разности Лаз на базу транзис тора ? включения, транзистор 2 открыт и в цепи коллектора транзистора
8 течет ток, определяемый резисто-, ром 7, По известному принципу работы токового отражателя, выполненного на транзисторах 8 и 9„ в цепи коллектора транзистора 9 течет ток, равный току в цепи коллектора транзистора 8.
В исходном состоянии транзистор 3 сброса закрыт, На интегрирующем конденсаторе Аормируется линейно-нарастающее напряжение. В момент окончания импульса прямой последовательности транзистор 2 включения закрывается.
Напряжение на интегрирующем конденсаторе пропорционально длительности приходящего импульса с блока 4 разности Ааз. Заряд интегрирующего конденсатора I прекращается, Напряжение с интегрирующего конденсатора 1 подается на первый вход блока 12 вы.— борки и хранения. Инверсная последовательность с выхода блока 4 разности Ааз через блок 6 задержки поступает на вход Аормирователя 11 импульсов. Величина времени задержки определяется временем окончания переходных процессов заряда интегрирующего конденсатора 1. По переднему Лронту задержанного импульса инверсной последовательности на выходе Лормирователя 11 импульсов Аормируется импульс выборки, поступающий на управляющий вход блока 12 выборки и хранения.
Длительность импульса выборки определяется быстродействием блока 12 выборки и хранения, Так же с выхода блока 4 разности Ааз инверсная последовательность через блок 5 задержки поступает на вход формирователя 1О импульсов. Величина времени задержки блока 5 задержки определяется временем задержки блока 6 задержки, длительностью импульса выборки, определяемой Аормирователем 11 импульсов, и временем окончания переходных процессов выборки в блоке 12 выборки и хранения, По переднему Аронту задержанного импульса инверсной последовательности на выходе формирователя I0 импульсов формируется импульс сброса, поступающий на базу транзистора 3 сброса. Длительность импульса сброса определяется временем разряда интегрирующего конденсатора.
Цикл работы повторится после появления на выходе блока 4 разности
5 l5 фаэ следующего значения временной разности фаэ. ормирование импульсов сброса и выборки, привязанных к окончанию импульса, пропорционального разности фаэ, по параллельным цепям, позволяет увеличить быстродействие импульсно-фазового детектора. Использование токового отражателя для заряда интегрирующего конденсатора приводит к линеаризации дискриминационной характеристики в широком диапазоне измерения разности фаэ, .
Общественно-полезным преимуществом изобретения является то, что по сравнению с известными устройствами уменьшено количество функциональных блоков.
Использование современной элементной базы, в сочетании с принципиально новыми схемотехническими решениями, позволяет выполнить импульснофазовый детектор малогабаритным и ненуждающимся в трудоемкой настройке, 223ч5 6 с общей шиной, а другой — с коллектором первого транзистора и входом блока выборки и хранения, выход ко5 торого соединен с выходной шиной детектора, первый и второй блоки задержки, резистор и второй транзистор, отличающийся тем, что, с-целью повышения линейности дискриминационной характеристики и быстродействия, в него дополнительно введены третий и четвертый транзисторы и первый и второй формирователи импульсов, причем первый выход блока разности фаэ соединен с базой второго транзистора, а второй выход через соединенные последовательно первые блок задержки и формирователь импульсов — с управляющим входом бло2п ка выборки и хранения, а через соединенные последовательно вторые блок задержки и формирователь импульсов— с базой первоro транзистора, эмиттер которого соединен с общей ниной, 25 а коллектор — с коллектором третьего транзистора, эмиттер которого соединен с ниной источника питания и эмиттером четвертого транзистора, коллектор которого объединен с базой
3О и соединен с базой третьего транзистора, а через резистор — с коллектором второго транзистора, эмиттер которого соединен с общей шиной.
Формула изобретения
Импульсно-фазовый детектор, содержащий блок разности фаз, входы которого соединены с входными шинами детектора, интегрирующий конденсатор, один вывод которого соединен
Составитель F.. Борзов
Техред М.Ходанич Корректор 3. Лончакова
Редактор И, Сегляник
Заказ 6978/55 тираж 884 Подпи сно е
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 1О1


