Устройство для сопряжения источника и приемника информации

 

Изобретение относится к вычислительной технике и может быть использовано в качестве устройства преобразования и буферизации данных в системах контроля, а также для сопряжения ЭВМ с каналами связи. Цель изобретения - расширение функциональных возможностей путем обеспечения фиксации времени поступления информации. Достижение цели обеспечивается введением в устройство, содержащее счетчик, триггер, дешифратор, два буферных запоминающих узла /БЗУ/ и пять коммутаторов, регистра, шифратора адреса записи, узла задержки и четырех коммутаторов. Триггер устройства за счет связи с выходом дешифратора устанавливает один БЗУ в режим записи, а другой - в режим считывания. Счетчик этими же сигналами с дешифратора обнуляется и начинает счет с начала после окончания каждого цикла записи в одно из двух БЗУ. Это позволяет рассматривать код на выходах счетчика, записываемый в БЗУ в конце каждой информационной посылки по определенному адресу, как код времени поступления входной информации. Узел задержки, связанный с информационным входом устройства, формирует сигналы записи в соответствующее БЗУ и сигналы управления соответствующими коммутаторами, которые в свою очередь, обеспечивают последовательность записи входной информации и информации с выхода счетчика. Одновременно из второго БЗУ информация считывается. 1 з.п.ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСН ИХ

РЕСПУБЛИК (19) (11) А1 (511 4 С 06 Р 13/00

OllHGAHHE ИЗОБРЕТЕНИЯ

К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

Г

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4385803/24-24 (22). 29, 02. 88 (46) 15. 11.89. Бюл. В 42 (72) С.Г. Назаров и В.Н. Ханин (53) 681.325(088.8) (56) Авторское свидетельство СССР

N9 1269144, кл. G 06 I 13/00, 1985.

Авторское свидетельство СССР

Ф 10847?5, кл. G 06 F 13/00, 1982.

1 (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ИСТОЧНИКА И ПРИЕМНИКА ИНФОРМАЦИИ (57) Изобретение относится к вычислительной технике и может быть использовано в качестве устройства преобразования и буферизации данных в системах контроля, а также для сопряжения .ЭВМ с каналами связи. Цель изобретения — расширение функциональных возможностей путем обеспечения фиксации времени поступления информации. Достижение цели обеспечивается введением

1в устройство, содержащее счетчик, триггер, дешифратор, два буферных запоминающих узла (БЗУ) и пять коммуИзобретение относится к вычислительной технике и может быть использовано в качестве устройства преобразования и буферизации данных в системах контроля, а также для сопряжения

ЭВМ с каналами связи.

Цель изобретения — расширение функциональных возможностей устройства за счет обеспечения фиксации времени поступления информации.

На фиг. 1 изображена блок-схема устройства; на фиг ° 2 - функциональ2 таторов, регистра, шифратора адреса записи, узла задержки и четырех коммутаторов. Триггер устроИстца за счет связи с выходом дешифратора устанавливает один БЗУ в режим записи, а другой — в режим считывания. Счетчик этими же сигналами с дешифратора обнуляется и начинает счет с качала после окончания каждого цикла записи в одно из двух БЗУ. Это позволяет рассматривать код на выходах счетчика, записываемый в БЗУ в конце каждой информационной посылки пс определенному адресу, как код времени поступления входной информации. Узел задержки, связанный входом с информационным вхо- дом устройства, формирует сигналы за- @ писи в соответствующее БЗУ и сигкалы управления соответствующими коммутаторами, которые, в свою очередь, обеспечивают последовательность записи входной информации и информации с выхода счетчика. Одновременно из второго БЗУ информация считывается. 1 з.п.ф-лы, 3 ил. ная схема узла задержки; на фиг. 3— диаграммы, поясняющие работу узла задержки.

Устройство содержит (фиг. 1) буферные запоминающие узлы (БЗУ) 1 и

2, первый, пятый, второь, второй, чет- Ф вертый, третий, шестой, седьмой, девя- мЬ тый H восьмой коммутаторы 3-11, регистр 12, шифратор 13 адресов записи, узел 14 задержки, дешифратор 15, триг. гер 16, счетчик 17- и генератор 18 импульсоз, 1522220

Узел 14 задержки содержит (фиг. 2) две линии задержки 19, 20, элемент

ИЛИ 21 и расширитель импульсов 22.

Устройство работает следующим об5 разом.

Исходное состояние схемы определяется состоянием триггера 16: при состоянии выходов триггера 16 соответственно "01" БЗУ1 находится в режиме 10 записи, БЗУ2 — в режиме чтения. При смене состояния выходов триггера 16 на "10" режимы работы БЗУ1 и БЗУ2 меняются.

При этом в режиме записи в БЗУ1 к информационному входу коммутатора 5 подключается его первый выход; информационный вход коммутатора 3 подключается к его входу-выходу; к выходу коммутатора 9 подключается его первый 20 информационный вход; первый информационный вход коммутатора 7 отключается от его выхода. Триггер 16 управляется дешифратором 15, который формирует управляющие сигналы (фиг ° Зд) в соот- 25 ветствии с кодом на адресном выходе адресных разрядов регистра 12. Эти же управляющие сигналы являются сигналами обнуления для счетчика 17, В режиме записи в БЗУ (фиг. Зе) поступающее в регистр 12 адресно.-информационное слово запускает узел 14.

На втором выходе последнего формирует1 ся импульс записи (фиг. Зб), который через открытый коммутатор 5 поступает на управляющий вход первого БЗУ1. По коду, поступающему с адресного выхода адресных разрядов регистра 12, на вьгходе дешифратора 15 формируется сигнал, по которому триггер 16 устанав40 ливается в состояние "10, а счетчик 18 обнуляется и начинает новый отсчет времени (фиг. Зд, и). По кодам на выходах шифратора 13 формируются два адреса: один — для записи входной информации в БЗУ 1, второй адрес фор45 мируется в случае необходимости записи кода времени поступления этой информации. В случае, если какие-либо адресно-информационные слова не нужно маркировать кодом времени, то шифра50 тор 13 формирует для них на своем втором выходе адреса либо несуществующие, либо один общий для этих слов фиксированный адрес. Аналогично, если нет необходимости фиксировать какие-либо

55 адресно-информационные слова, на вто ром выходе шифратора 13 формируются .либо несуществующие адреса записи, либо один общий для этих слов фиксирования адрес, Адрес на запись информации поступает через открытые коммутаторы 8 и

9 на адресный вход БЗУ 1 ° Информация с выхода регистра 12 через коммутаторы 10 и (фиг. Зг) поступает на входвыход первого БЗУ I и записывается в него по поступающему адресу. При этом, на управляющих входах коммутаторов 8 и 10 — сигнал низкого уровня (фиг. 3в). Затем на первом выходе узла 14 формируется управляющий сигнал (фиг. Зв), по которому к выходам коммутаторов 8 и 10 подключаются их вторые информационные входы. На входвыход первого БЗУ 1 при наличии адреса на втором выходе шифратора 13 поступает информация с выхода счетчика 17, По второму импульсу записи со второго выхода узла 14 информация со счетчика 17 записывается в БЗУ 1 (фиг. Зг, фиг. Зи).

По окончании управляющего импульса с первого выхода узла 14 коммутаторы 8 и 10 возвращаются в исходное состояние. По следующему адресно-информационному слову каждого цикла при наличии адреса на втором выходе шифратора 13 в первое БЗУ 1 заносится код со счетчика 17 времени поступления информации.

Одновременно с записью информации в БЗУ l„из БЗУ 2 производится считывание информации {фиг. Зж). В режиме считывания из БЗУ 2 со второго

БЗУ 2 информационный вход коммутатора 6 подключен ко второму выходу;входвыход коммутатора 4,второй информационный вход коммутатора 7 и второй информационный вход коммутатора 11 соединен со своими выходами. Через коммутатор 6 со входа считывания на управляющий вход второго БЗУ 2 посту1 пает сигнал считывания.

Первый адрес считывания через коммутатор 11 поступает на адресный вход БЗУ 2. В соответствии с поступившим адресом на его выходе по сигналу считывания появляется информация, которая через коммутатор 4 и коммутатор 7 поступает на выход устройства.

Управление переключением БЗУ 1, 2 осуществляется при поступлении адресно-информационного слова с фиксированным адресом, приводящего к сраба15222 тыванию дешифратара 15 и переключению триггера 16. Состояние выходов

1 триггера 16 изменяется на "01". При этом БЗУ 1 переводится в режим считывания, а БЗУ 2 — в режим записи

5 (фиг. 3 е, ж); к выходу коммутатора 9 подключается его второй информационный вход; вход — выход коммутатора 3 соединяется с его информационным вы- lg ходом; к выходу коммутатора 7 подключается первый информационный вход; информационный вход коммутатора 6 подключается к его первому выходу. Информационный вход коммутатора 5 подключается к его второму выходу; первый вход коммутатора ll подключается к его выходу; информационный вход коммутатора 4 подключается к его входувыходу. Запись и считывание информа- 2О ции происходит аналогично описанному выше.

Формула изобретения

l. Устройство для сопряжения источника и приемника информации со1 держащее счетчик, дешифратор, триггер, пять коммутаторов и два буферных запоминающих узла, причем выход дешифра- у тора соединен с входом триггера, прямой выход которого соединен с управляющим входом первого коммутатора, управляющим входом второго коммутатора и первым управляющим входом третьего коммутатора, инверсный выход триггера соединен с управляющими входами четвертого и пятого коммутаторов и вторым управляющим входом третьего коммутатора, первый информационный вход ко- » торого подключен к выходу первого. коммутатора соединенного входом-выходом с входом-выходом первого буферно-, го узла, управляющий вход которого соединен с первыми выходами второго и четвертого коммутаторов, вторые выходы которых соединены с управляющим входом второго буферного запоминающего узла, входом-выходом соединенного с входом-выходом пятого коммутатора, выход которого соединен с вторым информационным входом третьего коммутатора, выход которого является выходом устройства для подключения к информационному входу приемника инфорл ации, информационный вход четвертого коммутатора является входом устройства для подключения к выходу считывания приемника -информации, о т л и ч а—

20 ю щ е е с я тем, что, с целью рас" ширения функциональных возможностей эа счет обеспечения фиксации времени поступления информации, н него введены четыре коммутатора, генератор импуль" сов, шифратор адреса записи, узел задержки и регистр, информационный вход регистра объединен с входом узла задержки и является входом устройства для подключения к информационному выходу источника информации, выход разрядов адреса регистра соединен с входом дешифратора и входом шифратора адреса записи, первый и второй выходы которого соединены соответственнб с первым и вторым информационными входами шестога коммутатора, выход которага соединен с первыми информационными входами седьмого и восьмого коммутаторов, управляющий вход соединен с управляющим входои девятога коммутатора и первым выходом узла задержки, второй выход которого соединен с информационным входам второго коммутатора, выход информационных разрядов регистра соединен с первым информационным входом девятого коммутатора„ выход которого соединен с информационными входами первого н пятага коммутаторов. прямой и инверсный выходы триггера соединены соответственно с управляющими входамн седьмого и BocbNGFo коммутаторов, выход которого соединен с адресным входом второ"го буферного запоминающего узла, второй информационный вход является входом устройства для подключения к выходу адресов считывания приемника информации и соединен са вторым информационным входом седьмого коммутатора, выход которого соединен с адресньэ входом первого буферного запоминающего узла, счетный вход счетчика соединен с выходом генератора импульсов, вход обнуления — с выходом дешифратора, а выход — с вторым информационным входом девятога комкутатара.

2, Устройства па и, 1, о т л и ч а- ю щ е е с я тем, что узел задержки содержит две линии задержки, элемент

KIN и расширитель импульсов, причем входы линий задержки являются входом уэ"а и соединены с первым входом элемента ИЛИ, второй .вход которого соединен с выходом первой линии задержки; второй выход второй линии задержки со1522220,,единен с входом расширителя импуль: сов, выход которого и выход элемента ИЛИ является соответственно первым и вторым выходами узла.

Кади дреиеиц

Составитель В. Вертлиб

Редактор А. Долинич Техред А Кравчук Корректор Т, Палйй

Заказ 6965/47 Тираж 6о8 Подписное

ВНИИПИ Государственного комитета по изобретя ням и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент",. г. Ужгород, ул. Гагарина, 101

Устройство для сопряжения источника и приемника информации Устройство для сопряжения источника и приемника информации Устройство для сопряжения источника и приемника информации Устройство для сопряжения источника и приемника информации Устройство для сопряжения источника и приемника информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для сопряжения устройств, имеющих разные уровни логических сигналов и различные скорости передачи информации

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для упорядоченного подключения периферийных устройств и основной ЭВМ, а также для упорядоченного обмена данными между центральной ЭВМ и терминалами

Изобретение относится к вычислительной технике и может быть использовано для управления обменом информацией между процессорами пульта управления ЭВМ и узлами электронной вычислительной машины

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах для централизованного арбитража запросов на захват общей магистрали

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных системах

Изобретение относится к вычислительной технике и может быть использовано при объединении в вычислительную систему разнотипных удаленных ЭВМ или ЭВМ и внешних устройств

Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах встроенного контроля цифровых устройств, работающих в реальном масштабе времени

Изобретение относится к вычислительной технике может быть использовано в системах передачи данных

Изобретение относится к вычислительной технике и может быть использовано для коммутаций периферийных устройств между каналами вычислительных машин, в частности в многомашинных вычислительных комплексах с централизованным управлением

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных многомашинных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх