Устройство для контроля схем сравнения

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации технических средств цифрового управления. Цель изобретения - расширенние области применения устройства. Устройство содержит счетчик 1, триггер 2, элементы И 4-6, элементы ИЛИ 7, 8, элементы 9, 1 входы 0 неравнозначности, индикатор 11. Установление режима работы устройства определяется сигналами, поступающими на входы 13, 14 устройства. Сигналы с тактового входа 12 устройства поступают на счетный вход счетчика 1 и обеспечивают перебор различных кодов на входах первой группы контролируемой схемы 3 сравнения. При неправильной работе контролируемой схемы 3 сравнения включается индикатор 11. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (59 4 6 06 Р 11/26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АBTGPCHGMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГННТ СССР

1 (21) 4395051/24-24 (22) 21.03.88 (46) 07.11.89. Бюп. № 41 (7 1) Тернопольский финансово-экономический институт (72) Yi.À.Äóäà, З.И.Домбровский и В.А.Дуда (53) 681.3 (088.8) (56) Авторское свидетельство СССР № 1012264, кл. G 06 F 11/26, 1982.

Авторское свидетельство СССР

¹ 1395303, кл. G 06 F 11/26, 1986. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ СХЕМ

СРАВНЕНИЯ (57).Изобретение относится к автоматике и вычислительной технике и мо„„SU„„1520526 А 1

2 жет быть использовано при реализации технических средств цифрового управления. Цель изобретения — расширение области применения устройства. Устройство содержит счетчик 1, триггер

2, элементы И 4-6, элементы ИЛИ 7, 8 элементы 9, !О неравнозначности, индикатор 11. Установление режима работы устройства определяется сигналами, поступающими на входы 13, 14 устройства. Сигналы с тактового входа 12 устройства поступают на счетный вход счетчика 1 и обеспечивают . перебор различных кодов на входах первой группы контролируемой схемы

3 сравнения. При неправильной работе контролируемой схемы 3 сравнения включается индикатор 11. 1 ил.

1520526

Изобретение относится к автоматике и вычислительной технике и может быть использовано при реализации технических средств цифрового управления.

Целью изобретения является расширение области применения устройства.

На чертеже приведена функциональная схема устройства. 10

Устройство содержит счетчик 1, триггер 2, контролируемую схему 3 сравнения, элементы И 4-6, элементы

ИЛИ 7 и 8, элементы 9 и 10 нерав- нозначности, индикатор 11, тактовый вход 12 устройства, входы 13 и 14 задания режима работы устройства.

Устройство для контроля схем срав-. нения работает следующим образом.

При контроле схемы 3 сравнения, 20 реализующей операцию меньше, на входах 13 и 14 задания режима работы устройства должны быть нулевые сигналы. При этом на выходе элемента И 6 будет нулевой сигнал. 25

Перед началом контроля схемы 3 сравнения, реализующей операцию меньше, счетчик 1 и триггер 2 устанавливаются в нулевое положение (цепи сброса на чертеже не показаны). При этом на прямом выходе триггера 2 будет нулевой сигнал, т.е. на второй группе входов контролируемой схемы 3 сравнения есть нулевое число. Следовательно, на первую и торую группы входов контролируемой схемы 3 сравнения поступают нулевые числа, вследствие чего на выходе этой схемы 3 сравнения должен быть нулевой сигнал при ее исправном состоянии. При этом на втором входе 14 задания режима работы устройства есть нулевой сигнал, а поэтому на выходе элемента 9 неравнозначности также должен быть нулевой сигнал. Одновременно на прямом выходе триггера 2 и на первом входе

13 задания режима работы устройства есть нулевые сигналы, вследствие чего на выходах элементов И 5 и Ь, а следовательно, и элемента ИЛИ 8 также есть нулевые сигналы. Таким образом, на оба входа элемента 10 неравнозначности поступают нулевые сигналы, вследствие чего на его выходе имеется также нулевой сигнал и индикатор 11 выключен.

Затем на тактовый вход 12 устройства подаются тактовые импульсы.

В интервале от начала подачи первого тактового импульса и цо импульса переполнения двоичного счетчика. 1 содержимое этого счетчика 1 больше числа, поступающего на вторую группу входов контролируемой схемы 3 сравнения. В этом случае при исправном состоянии контролируемой схемы 3 сравнения на ее выходе должен быть нулевой сигнал, вследствие чего на выходе элемента 1О неравнозначности также должен быть нулевой сигнал, при котором индикатор 11 выключен.

В момент, когда в счетчике 1 byдет число 111...111, на выходе элемента И 4 возникнет единичный сигнал. При этом на выходе элемента И 5 нулевой сигнал остается, так как на прямом выходе триггера 2 остается нулевой сигнал, Затем тактовый импульс, поступающий на тактовый вход 12 устройства, устанавливает в счетчике 1 нулевое число. При этом импульс переполнения с выхода двоичного счетчика 1 устанавливает триггер 2 в состояние

"1", вследствие чего на его прямом выходе возникает единичный сигнал, за счет чего на вторую группу входов контролируемой схемы 3 сравнения поступает число 111...111. B этом случае на первую группу входов контролируемой схемы 3 сравнения поступает нулевое число, вследствие чего на выходе этой схемы 3 сравнения должен быть единичный сигнал при ее исправном состоянии, а следовательно, должен быть единичный сигнал на выходе элемента 9 неравнозначности. Одновременно на прямом выходе триггера 2 есть единичный сигнал, а на выходе элемента И 4 есть нулевой сигнал, вследствие чего на выходе элемента

И 5, а,следовательно, и элемента ИЛИ

8 будут единичные сигналы. Таким образом, на оба входа элемента НЕРАВНОЗНАЧНОСТЬ 10 поступают единичные сигналы, вследствие чего на его вы" ходе есть нулевой сигнал и индикатор

11 выключен.

В момент, когда в счетчике 1 будет число 111. ° .111, на выходе элемента И

4 возникает единичный сигнал, а на выходе элемента ИЛИ 8 - нулевой сигнал. Одновременно на первые и вторые группы входов контролируемой схемы 3 сравнения, реализующей операцию меньше, поступает число 111... 111, вслед15205

50 ствие чего»a ее выходе должен возникнуть нулевой сигнал при ее исправном состоянии, а следовательно, и на выходе элемента 9 неравнозначности должен возникнуть нулевой сиг5 нал. Таким образом, на Оба входа элемента 10 неравнозначности поступают нулевые сигналы, вследствие чего на его выходе есть нулевой сигнал и индикатор 11 выключен.

Затем тактовый импульс, поступающий на вход 12 устройства, устанавливает в счетчике 1 нулевое число. При этом импульс переполнения с выхода двоичного счетчика 1 устанавливает триггер 2 в состояние "0", вследствие чего на его единичном выходе возникает нулевой сигнал.

При неисправном состоянии контро-, ф лируемой схемы 3 сравнения, реализующей операцию меньше, на ее выходе, а следовательно, и на выходе элемента 9 неравнозначности появляются сигналы 0 и 11 в моменты времени, когда, на 25 выходе элемента ИЛИ 8 имеются соответствующие сигналы " 1" и "0". В результате на выходе элемента 10 неравнозначности начинают появляться сигналы " 1", которые включают индикатор 3р

11. В состав индикатора может входить расширитель импульсов на одновибраторе или триггер для включения индикации после первого сбоя контролируемой схемы 3 сравнения. В связи с тем, что содержимое двоичного счетчика непрерывно изменяется, проверка схемы

3 сравнения производится при разных кодах.

При контроле схемы 3 сравнения, реализующей операцию больше-равно, . на входах 13 и 14 задания режима работы устройства должны быть соответственно нулевой и единичный сигналы, IIpH этОм процесс кОнтрОля схемы 3 45 сравнения, реализующей операцию больше-равно, такой же как и процесс контроля схемы 3 сравнения, реализующей операцию меньше. Если одновременно на первые и вторые группы входов контролируемой схемы 3 сравнения, реализующей операцию большеравно, поступают числа 111... 111 нли

000...0 или содержимое двоичного счетчика 1 больше числа, поступающего на вторую группу входов контролируемой схемы 3 сравнения, то при исправном состоянии этой схемы 3 сравнения на ее выходе должен быть

26 6 единичный сигнал, вследствие чего на выходе элемента 9 неравнозначности должен быть нулевой сигнал, так как на входе 14 задания режима работы устройства есть единичный сигнал.

Если содержимое двоичного счетчика 1 меньше числа, поступающего на вторую группу входов контролируемой схемы 3 сравнения, то при исправном состоянии этой схемы 3 сравнения на ее выходе должен быть нулевой сигнал, вследствие чего на выходе элемента 9 неравнозначности должен быть единичный сигнал.

Формирование единичных и нулевых сигналов на выходе элемента ИЛИ 8 при контроле схемы 3 сравнения, реализующей операцию больше-равно, осуществляется также, как и при контроле схемы 3 сравнения, реализующей операцию меньше. Поэтому при исправном состоянии контролируемой схемы 3 срав" . нения, реализующей операцию большеравно, на оба входа элемента 10 неравнозначности будут одновременно поступать нулевые или единичные сигналы, вследствие чего на его выходе

ecm нулевой сигнал и индикатор 11 выключен.

При неисправном состоянии контролируемой схемы 3 сравнения, реализующей операцию больше-равно, на ее выходе появляются сигналы "0" и " 1", а следовательно, на выходе элемента 9 неравнозначности появляются соответствующие сигналы." 1" и "0" в моменты времени, когда на выходе элемента

ИЛИ 8 имеются соответствующие сигналы

"0" и "1". В результате на выходе элемента 10 неравнозначности начинают появляться сигналы "1", которые включают. индикатор 11.

При контроле схемы 3 сравнения, реализующей операцию "Не равно", на входах 13 и 14 задания режима работы устройства должны быть соответственно единичный и нулевой сигналы.

Перед началом контроля схемы 3 сравнения, реализующей операцию "Не равно", счетчик 1 и триггер 2 устанавливаются в нулевое положение. При этом на прямом выходе триггера 2 будет нулевой сигнал, т.е. на второй группе входов контролируемой схемы 3 сравнения есть нулевое число. Следовательно, на первую и,вторую группы входов контролируемой схемы 3 сравнения поступают нулевые числа, вслед1520526 ствие чего на выходе этой схемы 3 сравнения должен быть нулевой сигнал при ее исправном состоянии. При этом на входе 14 задания режима работы устройства есть нулевой сигнал, а по5 этому на выходе элемента. 9 неравнозначности должен быть нулевой сигнал.

Одновременно на прямом выходе триггера 2 и на выходе элемента ИЛИ 7 "; 10 есть нулевые сигналы, вследствие чего на выходах элементов И 5 и 6, а следовательно, и элемента ИЛИ 8 также есть нулевые сигналы. Таким образом, на оба входа элемента 10 неравнозначности поступают нулевые сигналы, вследствие чего на,его выходе имеется также нулевой сигнал и индикатор 11 выключен

Затем на тактовый вход 12 устройства подаются тактовые импульсы.

Б интервале от начала подачи первого тактового импульса и до импульса переполнения двоичного счетчика содержимое этого счетчика 1 не равно . числу, поступающему на вторую группу входов контролируемой схемы 3 сравнения. В этом случае при исправном состоянии контролируемой схемы 3 сравнения на ее выходе должен быть единичный сигнал, вследствие чего на выходе элемента 10 неравнозначности также должен быть единичный сигнал. Одновременно на выходе элемента

ИЛИ 7, инверсном выходе триггера 2 и входе 13 задания режима работы устройства есть единичнь ." сигналы, вследствие чего на выходе элемента И 6, а следовательно, и элемента ИЛИ 8 будут единичные сигналы. Таким образом, на оба входа элемента 10 неравнозначности поступают единичные сигналы, вследствие чего на его выходе есть нулевой сигнал и индикатор 11 выкл юч ен .

5 ммооммееннтт, когда в счетчике 1 будет число 111. ° . 111, на выходе элемента

И 4 возникнет единичный сигнал. При этом на выходе элемента И 5 нулевой сигнал остается, так как на прямом выхрде триггера 2 остается нулевой

50 сигнал. Вместе с тем на выходе элемента И 6 остается единичный сигнал.

Затем тактовый импульс, поступающий на тактовый вход 12 устройства, устанавливает в счетчике 1 нулевое число. При этом импульс переполнения с выхода двоичного счетчика 1 устанавливает триггер 2 в состояние " 1", вследствие чего на его прямом выходе возникает единичный сигнал, эа счет чего на вторую группу входов контролируемой схемы 3 сравнения поступает число 111...111. В этом случае на первую группу входов контролируемой схемы 3 сравнения поступает нулевое число, вследствие чего на выходе этой схемы 3 сравнения должен быть единичный сигнал при ее исправном состоянии, а следовательно, должен быть единичный сигнал на выходе элемента

9 неравнозначности. Одновременно на инверсном выходе триггера 2 есть нулевой сигнал, вследствие чего на выходе элемента И 6 будет нулевой сигнал. Вместе с тем, на прямом выходе триггера 2 есть единичный сигнал, а на выходе элемента И,4 есть нулевой сигнал, вследствие чего на выходе элемента И 5, а следовательно, и элемента ИЛИ 8 будут единичные сигналы. Таким образом, на оба входа элемента 10 неравнозначности поступают единичные сигналы, вследствие чего на его выходе есть нулевой сигнал и индикатор 11 выключен.

В момент, когда в счетчике 1 будет число 111...- 111, на выходе элемента И 4 возникает единичный сигнал„ а на выходе элемента ИЛИ 8 - нулевой сигнал. Одновременно на первые и вторые группы входов контролируемой схемы 3 сравнения, реализующей операцию не равно, поступает число

111...111, вследствие чего на ее выходе должен возникнуть нулевой сигнал при-ее исправном состоянии, а следовательно, и на выходе элемента

9 неравнозначности должен возникнуть нулевой сигнал. Таким образом, .на оба входа элемента 10 неравнозначности поступают нулевые сигналы, вследствие чего на его выходе есть нулевой сигнал и индикатор 11 выключен.

Затем тактовый импульс, поступающий на вход 12 устройства, устанавливает в счетчике 1 нулевое число.

При этом импульс переполнения с выхода двоичного счетчика 1 устанавливает триггер 2 в состояние "0", вследствие чего íà его единичном выходе возникает нулевой сигнал.

При неисправном состоянии контролируемой схемы 3 сравнения, реализующей операцию не равно, на ее выходе, а следовательно, и на выходе

1520526

10 элемента 9 неравнозначиости появляются сигналы "0" и "1" в моменты времени, когда иа выходе элемента ИЛИ 8 имеются соответствующие сигналы " 1" и и0 . В результате на выходе элемента 10 неравнозначности начинают появляться сигналы " 1tt, которые включают индикатор 11.

При контроле схемы 3 сравнения, реализующей операцию равно, на входах 13 и 14 задания режима работы устройства должны бьггь единичные сигналы. При этом процесс контроля схемы 3 сравнения, реализующей операцию равно, такой же, как и процесс контроля схемы 3 сравнения, реализующей операцию не равно. Если одновременно на первые и вторые группы входов контролируемой схемы 3 сравнения, ре- 20 ализующей операцию равно, поступают числа 111... 111 или 000...000, то при исправном состоянии схемы на ее выходе должен быть единичный сигнал, вследствие чего на выходе эле- 25 мента 9 неравнозначности должен быть нулевой сигнал, так как на входе 14 задания режима работы устройства есть единичный сигнал. .Если содержимое двоичного счетчика 1 не равно числу, поступающему, на. вторую группу входов контролируемой схемы 3 сравнения, то при исправном состоянии этой схемы 3 сравнения на ее выходе должен быть нулевой сигнал, вследствие чего на выходе элемента 9 неравнозначности должен быть единичный сигнал.

Формирование единичных и нулевых .сигналов на выходе элемента ИЛИ 8 при контроле схемы 3 сравнения, реализующей операцию равно, осуществляется также, как и при контроле схемы

3 сравнения, реализующей операцию не равно. Поэтому при исправном состоя- 45 нии контролируемой схемы 3 сравнения, реализующей операцию равно на оба входа элемента 10 неравнозначности будут одновременно поступать нулевые или единичные сигналы, вследствие чего на его выходе есть нулевой сигнал и индикатор 1 1 выключен.

При неисправном состоянии контролируемой схемы 3 сравнения, реализующей операцию равно, на ее выходе появляются сигналы 0 и 1, а сле1t ll ft 11 55 довательно, на выходе элемента 9 неравнозначности появляются соответствующие сигналы "1" и "0" в моменты времени, когда на выходе элемента Klh

8 имеются соответствующие сигналы О и "1". В результате на выходе элемента 10 неравнозначности начинают появляться сигналы "1", которые включают индикатор 11.

Такое построение устройства для контроля схем сравнения позволяет контролировать большое число типов схем сравнения.

Формула изобретения

Устройство для контроля схем сравнения, содержащее счетчик, триггер, индикатор, два элемента И и первый элемент неравнозначности, причем выход переполнения счетчика соединен со счетным входом триггера, группа информационных выходов счетчика соединена с группой входов первого элемента И и является группой информационных выходов устройства для подключения к первой группе информационных входов контролируемой схемы сравнения, прямой выход триггера соединен с прямым входом второго элемента И и является информационным выходом устройства для подключения к второй группе информационных входов контролируемой схемы сравнения, пер- вый вход первого элемента неравнозначности является информационным входом устройства для подключения к выходу контролируемой схемы сравнения, счетный вход счетчика является тактовым входом устройства, выход первого элемента И соединен с инверс- ным входом второго элемента И, о тл и ч а ю щ е е с я тем, что, с целью расширения области применения устройства, в него введены второй элемент неравнозначности, третий элемент Ии два элемента ИЛИ, причем группа информационных выходов счетчика соединена с группой входов первого элемента ИЛИ, выход которого соединен с первым входом третьего элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого соединен с первым входом второго элемента.неравнозначности, выход которого соединен с информационным входом индикатора, инверсный выход триггера соединен с вторым входом третьего элемента И, выход второго элемента И соединен с вторым входом второго элемента ИЛИ, выход пер1520526

Составитель В.Гречнев

Редактор В.Бугренкова Техред Л.Сердюкова Корректор Л.Бескид

Заказ 6759/50 Тираж 668 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.ужгород, ул. Гагарина„101 ного элемента неравнозначности соединен с вторым входом второго элемента неравнозначности, третий вход третьего элемента И и второй вход первого элемента неравнозначности являются соответственно первым и вторым входами задания режима работы устройства.

Устройство для контроля схем сравнения Устройство для контроля схем сравнения Устройство для контроля схем сравнения Устройство для контроля схем сравнения Устройство для контроля схем сравнения Устройство для контроля схем сравнения 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах отладки для оценки поведения цифровых вычислительных машин при определенных неисправностях или сериях неисправностей

Изобретение относится к автоматике и вычислительной технике и может быть использовано при разработке тестового диагностического обеспечения выпускаемых устройств

Изобретение относится к цифровой вычислительной технике и может использоваться для генерации тестовых воздействий при контроле дискретных объектов, для построения синхронных счетчиков и делителей частоты

Изобретение относится к вычислительной технике и может быть использовано для синтеза тестов, диагностики и имитации неисправностей в различных компонентах вычислительных систем при экспериментальном исследовании надежности

Изобретение относится к вычислительной технике и может быть использовано для имитации информационных посылок в процессе настройки, контроля и диагностирования неисправностей цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных вычислительных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано для поиска неисправностей в блоках ЦВМ

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано для автоматической проверки функционирования программируемых логических матриц

Изобретение относится к автоматике и вычислительной технике и может быть использовано для функционально-параметрического контроля различных логических элементов, в тс числе микросхем и печатных п.лат, содержащих логические микросхемы

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх