Устройство деления высокочастотных сигналов
Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является расширение диапозона частот преобразуемых сигналов. Устройство деления высокочастотных сигналов содержит входы сигналаделимого 1 и сигнала-делителя 2, первый и второй пиковые детекторы 3 и 4, первый и второй дополнительные сумматоры 5 и 6, коммутатор 7, блок синхронизации 8, сумматор 9, полосовой фильтр 10 и фазоизмерительный блок 11. Устройство управляется сигналами с блока синхронизации 8 циклически таким образом, что часть цикла пропускается сигнал с входа 1, другую равную часть цикла пропускается сигнал с входа 2, третья часть цикла - пауза. Сформированный ступенчато-импульсный сигнал пропускают через полосовой фильтр 10, настроенный на частоту первой гармоники ступенчато-импульсного сигнала, фаза которо относительно опорного сигнала с блока синхронизациии 8 пропорциональна отношению входных сигналов. 2 ил.
94 А1
СОЮЗ СОВЕТСКИХ . СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (19) (11) (11 4 G 06 G 7/16
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCHOIVIV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
1 (21) 4354451/24-24 (22) 04.01. 88 (46) 23.09.89. Бк . 2;- 35 (71) Томский политехнический институт им. С.М. Кирова (72) А.И.Леп(енко, В.Р. Борисенко и В.В.Пашин (53) 681.335 (088.8) (56) Жилинскас Р.-П.П. Измерители отношения и их применения в радиоизмерительной технике. — M. Советское радио, 1975, с. 113-115, рис. 4.18.
Авторское свидетельство СССР
N - 1179381, кл. G 06 G 7/16, 1984. (54) УСТРОЙСТВО ДЕЛЕНИЯ ВЫСОКОЧАСТОТНЫХ СИГНАЛОВ (57) Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является расширение диапазона частот преобразуемых сигналов. Уст2 ройство деления высокочастотных сигналов содержит входы сигнала †делимого 1 и сигнала-делителя 2, первый и второй пиковые детекторы 3 и 4, первый и второй дополнительные сумматоры 5 и 6, коммутатор 7, блок синхронизации 8, сумматор 9, полосовой фильтр 10 и фазоизмерительный блок
11. Устройство управляется сигналами с блока синхронизации 8 циклически таким образом, что часть цикла пропускается — сигнал с входа 1, другая равная часть цикла пропускается сигнал с входа 2, третья часть цикла — пауза. Сформированный ступенчато-импульсный сигнал пропускают через полосовой фильтр IO, настроенный на частоту первой гармоники ступенчато †импульсно сигнала, фаза которой относительно опорного сигнала с блока синхронизации 8 пропорциональна отношению входных сигналов. 2 ил.
3 15099
Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах.
Цель изобретения — расширение диапазона частот преобразуемых сигналов.
На фиг. 1 изображена функциональная схема устройства деления высокочастотных сигналов; на фиг. 2 — временные диаграммы сигналов.
На схеме (фиг. 1) обозначены вход
1 сигнала-делимого, вход 2 сигналаделителя, первый 3 и второй 4 пиковые детекторы и первый 5 и.второй 6 до- 15 полнительные сумматоры, коммутатор 7, блок 8 синхронизации, сумматор 9, полосовой фильтр 10, фазоизмерительный блок 11.
Устройство деления высокочастот- 20 ных сигналов работает следующим образом.
Сигналы делимого и делителя с входов 1 и 2 поступают на идентичные блоки, состоящие из первого 3 и второго 4 пиковых детекторов и первого
5 и второго 6 дополнительных сумматоров. Первый 3 и второй 4 пиковые детекторы выделяют экстремальные значения входных сигналов и поступают на 30 первый 5 и второй 6 дополнительные сумматоры. При гармонических входньпГ сигналах делимого и делителя на входах 1 и 2 на выходах первого 5 и вто рого 6 дополнительных сумматоров фор- 31 мируются сигналы, равные сумме амплитуды входного сигнала и его гармонической составляющей. Эти сигналы поступают на коммутатор 7, управляемый сигналом с выхода блока 8 синхрониза- 10 ции. В первый промежуток времени Ти/2 (фиг. 2) на сумматор 9 проходит сигнал с входа 1, а во второй промежуток времени, равный первому, на сумматор
9 проходит сигнал с входа 2. В третий 45 промежуток времени, равный по длительности первому (или второму) лромежутку, сигналы на сумматор 9 не проходят. Далее процесс временного разделения повторяется. В результате на выходе сумматора 9 формируется периодический ступенчато-импульсный сигнал
{фиг. 2), модулированный выходными сигналами первого 5 и второго 6 дополнительных сумматоров ° С выхода 55 сумматора 9 сигнал поступает на полосовой фильтр 10, настроенный на первую гармонику ступенчато-импульсного сигнала. Начальная фаза выделенной
43 4 первой гармоники пропорциональна отношению сигнала-делимого и сигналаделителя.
Фазоизмерительный блок 11 измеряет разность фаз между выделенной гармоникой и опорным сигналом с блока 8 синхронизации, которая пропорциональна отношению входных сигналов °
Разность фаз описывается выражением
1-(н
Я = -arctg --- - tg Т f npu
1+ль и 2
Т f = ——
3 где — отношение амплитуд сигналов
1 и 2;
f — частота входных сигналов.
Первый 3 и второй 4 пиковые детек- торы и первый 5 и второй 6 дополнительные сумматоры выполняют функцию сдвига уровня входных сигналов на величину экстремума (амплитуды), причем погрешности на высоких частотах значительно меньше. Иедленные изменения огибающей входных сигналов являются управляющими для схемы сдвига уровня и обрабатываются с высокой точностью. Сброс пиковых детекторов
3 и 4 осуществляется сигналом с третьего выхода блока 8 синхронизации через заданное число повторений (порядка 100) периодов коммутации.
Формула и з о б р е т е н и я
Устройство деления высокочастотных сигналов, содержащее коммутатор, первый и второй выходы которого подключены к соответствующим входам сумматора, полосовой фильтр, выход которого соединен с первым сигнальным входом фазоизмерительного блока, блок синхронизации, первый выход которого подключен к управляющему входу коммутатора, второй выход блока синхронизации соединен с вторым сигнальным входом фазоизмерительного блока, о т л и ч а ю щ е е с я тем, что, с целью расширения диапазона частот входных сигналов, в него введены первый и второй пиковые детектоpbi, первый и второй дополнительные сумматоры, вход первого пикового детектора соединен с первым входом первого дополнительного сумматора и является входом сигнала-делимого устройства, вход второго пикового детекг
1509943
6 тора соединен с первым входом второ- тектора подключен к второму вхо го дополнительного сумматора и являходу второго дополнительного суммато а ется входом сигнала-делителя устройра, ства, выход первог выход кото ого сое р динен с вторым вхор го пикового детекто- дом коммутатора вхо с ра подключен к второму вхо
5 а ра, входы сброса первого му входу первого и второго пиковых детекто ов по к дополнительного сумматора вых д торого соединен с пе вым вхо ом чены к третье вь му аоду блока синхрос первым входом ком- низации, выход суммато а сое н мутатора, выход второго пиково в ro де- входом полосового фильтра.
Составитель А.Отраднов
Редактор M.Бланар Техред П.Сердюкова Корректор M.Шароши
Заказ 5816/49 Тираж 668 Подписное
ВНИИПИ Государственного комитета Ilo изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Óæãîðîä, ул. Гагарина 101


