Устройство для регистрации сигналов неисправности
Изобретение относится к автоматике, вычислительной технике и может быть использовано для регистрации сигналов неисправности логических блоков. Цель изобретения - повышение информативности результатов регистрации за счет возможности отличать дефекты проверяемого узла от помех. Устройство содержит элемент 1 запрета, формирователь 2 пачки импульсов, элемент И 4, счетчики 5, 6, дешифратор 7, элементы ИЛИ 8, 9, 12, триггеры 10, 11. Устройство позволяет отличить отказ проверяемого блока от наличия помех, а помехи затянувшихся переходных процессов от случайных помех. 1 ил.
СОЮЗ СОВЕТСКИХ.
COIN
РЕСПУБЛИК (19) (11) А1 (51) 4 С 06 F 11/30
ОЛИСАНИЕ ИЗОБРЕТЕНИЯ
Н А ВТОРСИОМЪГ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
flO ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4379384/24-24 (22) 29.12.87 (46) 23.07.89. Бюп. N 27 (72) С.С.Ширяев и Т.И.Гуменюк (53) 681.3(088.8) (56) Авторское свидетельство СССР
У 864290, кл. G 06 F 11/30, 1981.
Авторское свидетельство СССР
У 1278859, кл. G 06 F 11/30, 1985. (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ СИГНАЛОВ НЕИСПРАВНОСТИ (57) Изобретение относится к автоматике, вычислительной технике и может быть использовано для регистрации сигналов неисправности логических блоков. Цель изобретения — повышение информативности результатов регистрации за счет возможности отличать дефекты проверяемого узла от помех.
Устройство содержит элемент 1 запрета, формирователь 2 пачки импульсов, элемент И 4, счетчики 5,6, дешифратор
7, элементы ИЛИ 8, 9, 12, триггеры
10, 11, Устройство позволяет отличить отказ проверяемого блока от наличия помех, а помехи затянувшихся переходных процессов от случайных помех. ,1 ил.
3 1495
Изобретение относится к автоматике, вычислительной технике и может быть и "пользовано для регистрации
Сигнал в неисправности в устройствах контроля логических блоков.
Цель изобретения — повышение информативности результатов регистрации сигналов неисправности.
На чертеже приведена структурная схема устройства.
Устройсэво для регистрации сигналов неисправностей содержит элемент 1 запрета, формирователь 2 пачки импульсов, вход 3 признака ошибки устройства, элемент И 4, второй счетчик
5, первый счетчик 6, дешифратор 7„ элементы ИЛИ 8,;и 9, первый триггер 10, второй триггер Il элемент ИЛИ 12.
Устройство работает следующим образом.
Синхроимпульсы с эталонного блока через открытый элемент 1 запрета запускают формирователь 2 пачки импульсов, на выходе которого вырабатываются пачки импульсов в интервале между соседними синхроимпупьсами, эти пачки используют для опроса результатов сравнения сигналов контролируемого и эталонного блоков, который осуществляется элементом И
Первый импульс пачки поступает на первый вход элемента И 4 и на счетный вход счетчика 5, переводя его в первое состоянйе. На второй вход элемента И 4 подается сигнап результата сравнения с входа 3 устройства, сигналы с выхода первого счетчика активизируют первый выхо,а дешифратора 7, сигнал с которого подается через эле— мент ИЛИ 8 на D-вход триггера 10. Если в момент действия первого импульса пачки не фиксируется ошибка, то первый импульс пачки не проходит через закрытый элемент И 4 на вход тригге ра 10 и триггер 10 остается в исходном состоянии, если в момент действия первого импульса пачки фиксируется ошибкХ, то первый импульс пачки через открытый элемент И 4 включает триггер 10 сигнал с выхода которого через элемент ИЛИ 12 поступает на управляющий вход элемента 1 запрета, запрещая прохождение очередного синхроимпульса с эталонного блока.
Аналогично осуществляется .работа для импульсов пачки = "1" по "М" и с М-М по "N т.е. для импульсов пачки на краях интервала опроса.
802
Работа устройства для импульса пачки в середине интервала опроса с
Yi+1" по N-(N+1) осуществляется
5 аналогично изложенному выше с той разницей, что эти импульсы фиксируются соответствующими выходами дешифратора 7 и через элемент ИЛИ 9 активизируют D-вход триггера 11.
10 После окончания опроса результатов сравнения всеми импульсами пачки возможны следующие ситуации .
1. Импульсы пачки с "1" до "М" и с "N-М" no "N" зафиксировали наличие сигналов ошибки на краях интервала опроса и включили триггер 10. При этом сигнап ошибки в середине интервала опроса отсутствовал {триггер 11 включен). 3 этом случае фиксируется
20 наличие помех из-за затянувшихся переходных процессов.
2. Импульсы пачки с "И+1" по "И— †(И+1)" зафиксировали наличие сигналов ошибки в середине интервала опро25 са и включили триггер 11. При этом сигналы ошибки по краям интервала оп— роса отсутствовали (триггер 10 выключен). В этом случае фиксируется наличие случайных помех.
30 3. Импульсы пачки зафиксировали наличие ошибок по краям и в середине интервала опроса и включили триггеры
1О и 11. В этом случае фиксируется отказ контролируемого блока.
4. Импульсы пачки не зафиксировали наличие ошибок. Триггеры 10, 11 выключены, а элемент 1 запрета разрешает прохождение очередного синхроимпульса. В этом случае результат контроля
40 на данном такте работы считается положительным и устройство переходит к регистрации ошибок на следующем такте, Последним импульсом пачки активи— зируется последний выход дешифратора 7. Сигнал с выхода которого посту-пает на счетчик б, фиксируюшии номер такта работы проверяемого и эталонного блоков.
В предлагаемом устройстве по сравнению с известным вырабатываются сигналы, позволяющие различить отказ проверяемого блока от наличия помех, а помехи от затянувшихся переходных процессов отличить от случайных помех, что повышает информативность результатов регистрации сигналов неисправности.
Составитель И.Сафронова
Техред М., яндык Корректор М.Максимишинец
Редактор В. Бугренкова
Заказ 4268/47 Тираж 668 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Óæãoðoä, ул. Гагарина,101
5 1495802
Ф о р м у л а и з о б р е т е н и я мирователя пачки импульсов соединен
Устройство для регистрации сигна- со счетным входом второго счетчика, лов неи спр авно сти, содержащее эле- выходы которого соединены с соответмент И, первый элемент ИЛИ, первый ствующими входами дешифратора, персчетчик, формирователь пачки импуль- вая и вторая группы выходов которого
cos, элемент запрета, причем первый подключены к соответствующим группам и второй входы элемента И подключены входов второго элемента ИЛИ, третья соответственно к входу признака ошиб- группа выходов дешифратора подключена ки устройства и выходу формирователя 1О к группе входов второго и третьего пачки импульсов, вход которого соеди- элемента ИЛИ, выходы второго и тренен с выходом элемента запрета, пер- тьего элементов ИЛИ соединены с инвый и.второй входы которого подклю- формационными входами соответствующих чены соответственно к входу синхрони- триггеров, синхровходы которых подзации устройства и выходу первого 1g ключены к выходу элемента И, выходы элемента ИЛИ, о т л и ч а ю щ е е с я триггеров соединены соответственно с тем, что, с целью повышения информа- первым и вторым входами первого элетивности результатов регистрации, в мента ИЛИ и являются выходами признаустройство введены второй счетчик, ка наличия помехи устройства, последдешифратор, второй и третий элементы ур ний выход дешифратора соединен со
ИЛИ, два триггера, причем выход фор- счетным входом первого счетчика.


