Трехдекадный двоично-десятичный цифроаналоговый преобразователь
Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих, вычислительных и информационно-измерительных систем. Цель изобретения - повышение точности преобразования. Трехдекадный двоичнодесятичный цифроаналоговый преобразователь содержит первый 1 семиразрядный, второй 2 девятиразрядный и третий 3 десятиразрядный двоичные цифроаналоговые преобразователи, сумматор 4, первый 5 и второй 6 элементы ИЛИ. Введение двух элементов ИЛИ и реализация соответствующим образом связей между управляющими входами цифроаналоговых преобразователей 1-3 и входной шиной позволило повысить точность преобразования двоичнодесятичного кода в напряжение. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (191 (11) (51)4 Н 03 М 1/бб
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
3 Е8ЫЛ
ПАТЕКТЫЗ ТсКЫ:
БЛE JillG l P
К ABTOPCHOMV СВИДЕТЕЛЬСТВУ (21 ) 41 86676/24-24 (22) 26. 01.87 (46) 23.05.89. Бюл. N- 19 (71) Марийский политехнический институт им. А. M. Горькoro (72) В. В. Попцов и В. Д. Таныгин (53) 681.325(088 ° 8) (56) Авторское свидетельство СССР
¹ 370718, кл. Н 03 М 1/16, 1971.
Гнатек Ю. P. Справочник по цифроаналоговым и аналого-цифровым преобразователям. — M. Радио и связь, 1982, с. 280, рис. 4. 153. (54) ТРЕХДЕКАДНЫЙ ДВОИЧНО-ДЕСЯТИЧНЬ1Й
ЦИФРОАНАЛОГОВЬ1Й ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих, вычислитель ных и информационно-измерительных систем. Цель изобретения — повышение точности преобразования. Трехдекадный двоично-десятичный цифроаналоговый преобразователь содержит первый 1 семираэрядный, второй 2 девятиразрядный и третий 3 десятиразрядный двоичные цифроаналоговые преобраз оват ели, сумматор
4, первый 5 и второй б элементы ИЛИ.
Введение двух элементов ИЛИ и реализация соответствующим образом связей между управляющими входами цифроаналоговых преобразователей 1 — 3 и входной шиной позволило повысить точ- д ность преобразования двоично-десятичного кода в напряжение . 1 ип.
1481889 2 (равные "О" или "1") первой (младшей), второй и третьей (старшей) тетрад преобразуемого кода. Трехразрядное десятичное число N можно представить
5 в следующем виде:
35 В b 2 + Ь + ° 2 + Ь 2 +
+с 2 + с 2 +с 27+с 2е
1 1 ь э
Таким образом, цифроаналоговый преобразователь преобразует трехдекадный двоично-десятичный код трех( разрядного десятичного числа N в наИзобретение относится к автомати ке и вычислительной технике и может быть использовано при построении уп равляющих, вычислительных и информа ционно-измерительных систем.
Цель изобретения — повышение точности преобразования.
На чертеже представлена функциональная схема преобразователя. 10
Трехдекадный двоично-десятич ный цифроаналоговый преобразователь содержит первый семиразрядный, второй
2 девятиразрядный и третий 3 десятиразрядный двоичные цифроаналоговые преобразователи, сумматор 4, первын
5 и второй 6 элементы ИЛИ..
Трехдекадный двоично-десятичный цифроаналоговый преобразователь работает следующим образом. 20
Двоично-десятичный код числа И с входной шины поступает на соответствующие входы соответствующих цифроаналоговых преобразователей 1 — 3.
Причем второй, третий и четвертый разряды младшей тетрады преобразуемо. го кода поступают на входы цифроаналоговых преобразователей через первый и второй элементы ИЛИ 5 и 6 соответственно. Первый 1, второй 2 и третий
3 цифроаналоговые преобразователи преобразуют с соответствующими весами двоично-десятичный код в парциальные слагаемые, выходного напряжения, которые поступают на соответствующие входы сумматора 4. Выходной сигнал на выходе сумматора 4 пропорционален по уровню трехразрядному десятичному числу N, Введение двух элементов
ИЛИ 5 и 6 и выполнение соответствую- 40 щим образом связей между входами циф роаналоговых преобразователей 1 — 3 и входной шиной позволяет повысить точность преобразования двоично-десятичного кода в напряжение за счет ис- 45 ключения аналогового масштабирования на резистивных делителях выходных напряжений цифроаналоговых преобразователей.
Выполнение соответствующих связей между входным кодом и входами цифроаналоговых преобразователей для формирования парциальных слагаемых выходного напряжения осуществляется следующим образом. Пусть необходимо преобразов ать двоично-десятичный код аза< h Ü Ь,Ь, с,с<с с4 трехраэрядного десятичного числа N где а;, Ь; и с; — разрядные коэффициенты!!=а 2 +а2 +а2 +а 2 +
+ (Ь 2 + Ь 2" + Ь,2 + Ь 2 ) х х 10 + (с,2 + с ?" + сз2 +
+, ?.).!ОО.
С помощью элементов ИЛИ 5 и 6 формируются логические суммы вида (а,ма,) и (а va ) . .Последнее возможно, поскольку в двоично-десятичном коде с весами 1, 2, 4 и 8 разрядные коэффициенты а и а, а+ и а не могут одновременно принимать значения логической "1". С учетом данного условия, а также представляя числа 10 и 1ООсоответственно в виде 10 = 2 + 2 з
100 = 2 + 2 + 2, формируют три двоично-взвешенных цифровых числа в виде сумм разрядных коэффициентов преобразуемого дво ично-десятичного кода вида
А = а 2 .+ (а ча )2" +
+ (а ма )2 + Ь 2 + Ъ 24 +
+ b 2 + b
С = а 2 + с,2 + с,2 + сз2 +
+ с 2 + с,2 + с 2+ с 2 +o42 .
Полученные цифровые числа А, В и
С в соответствии с разрядными весами их слагаемых поступают на соответствующие входы соответственно первого
1, второго 2 и третьего 3 цифроаналоговых преобразователей, разрядность которых определяется значением атарmего разрядного коэффициента чисел
А, В и С соответственно. Путем не-! сложных преобразований нетрудно убе\ диться в справедливости равенства
Н *А+ В+.С.
14818 пряжение, пропорциональное значению
Составитель Н. Капитанов
Редактор М. Бланар Техред Л.Олийнык Корректор И, Горная
Заказ 2701/56 Тираж 885 Подписное
ВНИИПИ Государственного комитета пб изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент",. r.Óæãoðoä, ул. Гагарина,101
Формула изобретения
Трехдекадный двоично-десятичный цифроаналоговый преобразователь, содержащий первый семиразрядный, второй девятиразрядный и третий десятираэрядный двоичные цифроаналоговые преобразователи, выход последнего из которых. соединен с первым входом сум матора, выход которого является вь ходкой шиной, вход первого разряда 15 первого цифроаналогового преобразователя является входом первого разряда первой декады входной шины преобразуемого кода, входы второго, третьего, четвертого и пятого разрядов второго цифроаналогового преобразователя являются входами соответственно первого, второго, третьего и четвертого разрядов второй декады входной шины преобразуемого кода, входы тре- 25 тьего, четвертого, пятого и шестого разрядов третьего цифроаналогового преобразователя являются входами соответственно первого, второго, третьего и четвертого разрядов третьей 30 декады входной шины преобразуемого кода, отличающийся тем, что, с целью повышения точности, в него введены первый и второй эле89
4 менты ИЛИ, выходы которых подключены к входам соответственно второго и третьего разрядов первого цифроаналогового преобразователя, первые входы являются входами соответственно второго и третьего разрядов первой декады входной шины преобразуемого кода, второй вход первого элемента
H1IH объединен с вторым входом второго элемента ИЛИ, с входом второго разряда третьего цифроаналогового преобразователя и является входом четвертого разряда первой декады входной шины преобразуемого кода, входы четвертого, пятого, шестого и седьмого разрядов первого цифроаналогового преобразователя соединены с входами соответственно второго, третьего, четвертого и пятого разрядов второго цифроаналогового преобразователя, входы шестого, седьмого, восьмого и девятого разрядов которого объединены с входами соответственно седьмого, восьмого, девятого и десятого разрядов третьего цифроаналогового преобразователя и подключены к входам соответственно первого, второго, третьего и четвертого разрядов третьей декады входной шины преобразуемого кода, выходы первого и второго цифроаналоговых преобразователей соединены соответственно с вторым к третьим входами сумматора.


