Дешифратор времяимпульсных кодов
Изобретение относится к автоматике и может быть использовано в системах передачи информации по каналам, подверженным воздействию помех. Изобретение за счет повышения разрешающей способности входных сигналов по длительности увеличивает информативность и помехозащищенность дешифратора. Дешифратор времяимпульсных кодов содержит счетчики 1 и 4 импульсов, блоки 2 и 7 памяти, элементы И 3,10 и 11, формирователь 5 сигналов, датчик 6 кодов, элементы 8 и 9 задержки, элемент ИЛИ 12, формирователь 13 временного интервала и фазосдвигающий блок 14. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 414291 7/24-24 (22) 30;)0.86 (46} 15.04.89. Бюл. 11 - 14 (72) В.В.Столяр и С.Ф.Ковтун (53) 621.318.5(088.8) . (56) Авторское свидетельство СССР
9 807496, кл. Н 03 М 7/22, 1978.
Авторское свидетельство СССР
В 987812, кл. Н 03 М 7/22, 1981, (54) ДЕШИФРАТОР ВРЕМЯИИПУЛЪСНЪЫ КОДОВ (57) Изобретение относится к автоматике и может быть использовано в сис„„SU„„1473087 А1 511 4 Н 03 М 7/22 темах передачи информации до каналам, подверженным воздействию помех.Изобретение за счет повышения разрешающей способности входных сигналов по длительности увеличивает информативность и помехозащищенность дешифратора. Дешифратор времяимпульсных кодов содержит счетчики 1 и 4 импульсов, блоки 2 и 7 памяти, элементы И 3, 10 и 11, формирователь 5 сигналов, датчик 6 кодов, элементы
8 и 9 задержки, элемент ИЛИ 12, формирователь 13 временного ийтервала и фазосдвигающий блок 14. 2 ил.
1473087!
Изобретение относится к автоматике и может быть использовано в системах передачи информации по каналам, подверженным воздействию помех.
Целью изобретения является увеличение информативности дешифратора
sa счет повьппения разрешающей способности входных сигналов по длительности и повышение помехозащищенности, На фиг. l представлена функциональная схема дешифратора; на фиг.2— временные диаграммы, характеризующие его работу.
Дешифратор содержит первый счетчик 1 импульсов, первый блок 2 памяти, первый элемент И 3, второй счетчик 4 импульсов, формирователь 5 сигналов 113апись — считывание", датчик 6 кодов, второй блок 7 памяти, первый и второй элементы 8 и 9 задержки, второй и третий элемент И 10 и ll элемент ИЛИ 12, формирователь
13 временного интервала и фазосдвигающий блок .14, информационный 15 и тактовый 16 входы дешифратора, выход 17 дешифратора.
На фиг.2 обозначены: а — входная последовательность входа 15 б - сигнал на входе 16 в, r — сигналы счетных входов счетчиков 1 и 4; д, е— сигналы на выходах младших разрядов счетчиков 1 и 4; ж, з - сигналы на выходах формирователя 5 сигналов; и,к — сигналы на выходах блоков 2 и 7 (заштрихованные участки означают неопределенность ситуации В момент записи)! л, м вЂ, сигналы на выходах . элементов 8 и 9; н — сигнал на выходе элемента ИЛИ 12; о — сигнал на .выходе формирователя 13; п — сигнал на выходе 17.
Дешифратор времяимпульсных кодов работает следующим образом.
Фазосдвигающий блок 14 формирует на своих выходах сигналы, сформированные из тактовых импульсов и сдвинутые друг относительно друга на половину периода. Датчик 6 кодов может быть выполнен на элементах совпадения. Формирователь 5 сигналов формирует сигналы "Запись-считывание", вырабатывая их из сигналов заданной формы (например, типа меандр). Сигналы, сформированные блоком 5, пред- .1 ставляют собой сигнал, выражаемый следующим соотношением: f(t)=f(t+а)+
+f(t+nr. где f(t) — частота сигнала; о — временной сдвиг, п — целое число.
Элементы 8 и 9 задержки осуществляют блокировку блоков 2 и 7 памяти в момент записи.
На тактовый вход 16 поступает последовательность импульсов, например, типа меандр. На выходах фазосдвигающего блока 14 формируются сигналы, поступающие на счетные входы счетчиков 1 и 4, сдвинутые друг относительно друга на полтакта, что обеспечивает аналогичный сдвиг адресных сигналов блоков 2 и 7 памяти, Сигнал с выхода блока 14 поступает также на вход Формирователя 5 сигналов "Запись - считывание", который определяет режим работы блоков 2 и
7 памяти. Счетчики 1 и 4 перебирают адреса соответствующих блоков 2 и 7 памяти, на объединенные информационные входы которых поступает задерживаемый сигнал. Датчик 6, входы кото-. рого соединены со счетчиком 4, формирует через определенный временной . интервал Т сигнал установки, поступающий на объединенные установочные входы счетчиков 1 и 4. Датчик 6 &roжет быть подключен и к выходам счетчика 1. При этом существенного изме-. нения в алгоритме работы дешифратора не происходит, так как в этом случае возможен только временной сдвин Е =
«т, (Т вЂ” период следования такто.—
2 вых импульсов) во временных диаграммах, представленных на фиг.2. Знак этого сдвига зависит от фазы сигналов, сформированных на выходах блока 14. При этом счетчики 1 и 4 считают импульсы, соответствуюшие определенному интервалу времени Т, а следовательно, в блоках 2 и 7 памятиперебирается определенное число ячеек N, причем Т и N связаны соотношением
T = — N» т
rpe f - частота тактовых импульсов. т
Так как блоки 2.и 7 памяти работают таким образом, что при выбранном адресе из их ячеек сначала считывается информация, а затем записывается новая информация, то сигналы, поступающие на входы блоков 2 и 7 памяти, задерживаются на время T+ Q T причем задержку на время Т формирует датчик 6 кодов задержки. 1473087
Таким образом, датчик 6 кодов, счетчики 1 и 4, соединенные соответственно с блоками 2 и 7 памяти, представляют собой цифровую. линию задерж5 ки.
В зависимости от длительности входных импульсов запись производит-, ся или в один из блоков памяти, или в оба.
В момент записи на выходах блоков
2 и 7 может возникнуть неопределенность, заключающаяся в том, что на выходах блоков 2 и 7 может присутствовать либо уровень входного сиг- 15 нала, присутствующий на информационном входе в данный, момент времени, либо высокий уровень.
Неопределенность ситуации устраняется с помощью элементов 8 и 9, на входы которых и ступают сигналы с выходов блока 5 и которые блокируют выходные сигналы блоков 2 и 7 в момент записи с использованием эле-. ментов 10 и 11. 25
1О
Формула из об рет ения 40
Дешифратор времяимпульсных кодов, содержащий первый счетчик импульсов, выходы которого подключены к адресным входам первого блока памяти,пер- 45 вый элемент И, выход которого является выходом дешифратора, первый вход первого элемента И является информационным входом дешифратора, о тСчитанная информация с блоков 2 и 7 памяти через элементы И 10 и 11 поступает на элемент ИЛИ 12, выход которого подключен через формирова- 30 тель 13, вырабатывающий по переднему фронту приходящих на него сигналов
Ф импульсы определенной длительности, к второму входу выходного элемента
И 3.
Входные импульсы, совпавшие на элементе И 3 с задержанными импульсами, проходят на выход 17. л и ч а ю шийся тем, что, с целью увеличения информативности дешифратора за счет повышения разрешающей способности входных сигналов по длительности и повышения помехозащищенности дешифратора, в него введены второй счетчик импульсов, формирователь сигналов "Запись — считывание", датчик кодов, второй блок памяти, элементы задержки, второй и третий элементы И, элемент ИЛИ, формирователь временного интервала и фазосдвигающий блок, первый, второй, и третий выходы которого соединены соответственно со счетными входами первого и второго счетчиков импульсов и с входом формирователя сигналов "Запись — считывание", первый выход которого соединен непосредственно с управляющим входом первого блока памяти и через первый элемент задержки — с первым входом второго элемента И, выход которого соединен с первым входом элемента ИЛИ, выход которого через формирователь временного интервала соединен с вторым входом первого элемента И, второй выход формирователя сигналов "Запись— считывание" соединен непосредственно с управляющим входом второго блока памяти и через второй элемент задержки — с первым входом третьего элемента И, выход которого соединен с вторым входом элемента ИЛИ, выходы второго счетчика импульсов соединены с адресными входами второго блока памяти и с входами датчика кодов, выход которого соединен с установочными входами первого и второго счетчиков импульсов, информационные входы первого и второго блоков памяти подключены к первому входу первого элемента И, вход фазосдвигающего блока является тактовым входом дешифратора, выходы первого и второго блоков памяти соединены с вторыми входами соответственно второго и третьего элементов И.
1473087
@us. 2
Составитель Б.Ходов
Техред А.Кравчук,Корректор Л.Зайцева !
Редактор И.Рыбченко
Заказ 1728/57 Тираж 880 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина,101



