Узел синхронизации
Изобретение относится к цифровой вычислительной технике и электронике и может быть использовано в устройствах, к фазовым соотношениям которых предъявляются повышенные требования . Цель изобретения - расширение функциональных возможностей. Узел синхронизации содержит неуправляемый и управляемый каналы 6 и 13 соответственно . Введение в управляемый канал 13 двух групп из К (К 1) ЩЦ- транзисторов 10, 11 позволяет путем подачи на их затворы 12 управляющих сигналов регулировать фазовые соотношения сигналов на выходах неуправляемого и управляемого каналов в, 13. Устройство позволяет гибко компенсировать технологические разбросы временных параметров, разбросы за- ; держек из-за различий длин соединений , нестабильности параметров злементов неуправляемого канала. 2 ил. (Л с
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„.Я0„„1469549 (51)4 Н 03 К 5/159, 19/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4180991/24-21 (22) 14.01. 87 (46) 30.03.89. Бюл. Р 12 (72) А.Е.Заболотный, В.А.Максимов и Я.Я.Петричкович (53) 621.374 (088.8) (56) Микросхемы интегральные. Каталог элементов ХАО, 345.006. 1984, с. 39-45, рис. 2.20.2-2.22.2.
RCA Solid state cos/mos Integrated
circuits. — Date Book, 1975, р. 205, f ig. 1. (54) УЗЕЛ СИНХРОНИЗАЦИИ (57) Изобретение относится к цифровой вычислительной технике и электронике и может быть использовано в устройствах, к фазовым соотношениям которых предъявляются повышенные требования. Цель изобретения — расшире- ние функциональных воэмокностей. Узел синхронизации содержит неуправляемый и управляемый каналы 6 и IÇ соответственно. Введение в управляемый канал 13 двух групп из К (К > 1) МДПтранзисторов 10 11 позволяет путем подачи на нх затворы 12 управляницих сигналов регулировать фазовые соотношения сигналов на выходах неуправляемого и управляемого каналов 6, 13.
Устройство позволяет гибко компенсировать технологические раэбросы временных параметров, раэбросы задержек иэ-за различий длин соединений, нестабильности параметров эле-. ментов неуправляемого канала. 2 ил.
1469549 (1) (2) (3) Изобретение относится к цифровой вычислительной технике и электронике и мажет быть использовано прн создании универсальных и специализирован"
5 ных вычислительных машин и устройств, в частности схем синхронизации, к фазовым соотношениям которых предъявляются повышенные требования.
Цель изобретения — расширение 10 функциональных возможностей - достигается за счет электрической регулировки фазовых соотношений выходных сигналов.
На фиг.1 показана схема узла син- 15 хронизации; на фиг.2 — временные диаграммы, поясняющие работу схемы.
Узел синхронизации содержит первую 1 и вторую 2 шины источника питания, входную 3, первую 4 и вторую 5 20 выходные шины, неуправляемый канал
6, состоящий из неиннертирующих каскадов 7.1, 7.2, последовательно включенных между входной 3 и первой выходной 4 шинами, первый 8 и второй
9 МДП-транзисторы разного типа проводимости — соответственно р и п затворы которых соединены с входной шиной 3, первую 10 и вторую 11 группы из k ИДП-транзисторов (k ) 1) со- 3О ответственно р- и п-типа, причем транзисторы в каждой группе соединены параллельно так, что их истоки подключены соответственно к шинам
1 и 2 источника питания, а объединен- 35 ные стоки соединены с истоками транзисторов 8 и 9. соответственно, причем затворы транзисторов групп 10 и
11 соединены с шичами 12.1.k, 12.2.k управления, а стоки первого 8 и вто- 40 рого 9 МДП-транзисторов объединены с второй шиной 5 схемы. Транзисторы
8, 9 и группы 10, 11 образуют управляемый канал 13.
На фиг.2 приведены следующие диаг-45 раммы: нижний перепад 14 (0 - 1) на входной шине 3; логический перепад
15 на выходе первого инвертора неуправляемого канала; логический перепад 16 на выходнОй шине 4 неуправляе-5О мого канала; логический перепад 17 на выходной шине 5 управгяемого канала.
Узел синхронизации работает следукщим образом. 55
Пусть напряжение шин источника питания равно +Е (соответствует логической "1") и 0 (соответствует логическому "0") для шин 1 и 2 соответственно. Прн поступлении на шину 3 лоI гического перепада О. 1 происходит его распространение по неуправляемому каналу 6 с задержкой 2t до шины 4 (где, " задержка одного инвертора).
Этот перепад сигнала синхронизации поступает на затворы транзисторов
8 и 9, закрывая первый из ннх и от-, крывая второй. Таким образом, транзисторы группы 10 оказываются отключенными от шины 5, а транзисторы группы 11 подключены последовательно с транзистором 9 между шиной 2 нулевого уровня. Проводимость этой ветви зависит от уровней управляющих сигналов с шин 12 (U,, U„,,......,,Uр„, зависимости от проводимости этой вет» ви (п-канальные транзисторы) происходит формирование перепада 1 0 на шине 5 с временем задержки t, или относительно того же уровня сигнала на шине 4. При подаче на шину 3 перепада 1 0 закрывается транзистор 9 и . открывается транзистор 8, соединяя шину 5 с шиной 1 источника питания через группу 10 параллельно включенных транзисторов р-типа. Таким обра-.. зом, на шине 4 происходит формирова-:ние фронта 1 -0 с задержкой 2t относительно входного воздействия, а на шине 5 формируется перепад 0 — 1 с задержкой относительно шины 4 на ве личину t1,или t ze.
Общая задержка сигнала на шине 5 определяется следующим образом:
2т
2 @ 1 в
2to+, °
Случай (1) соответствует
tg = О, т.е. совпадению фаз сигналов на шинах 4 и 5. Случаи (2) и (3) соответствуют опережению и отставанию фазы сигнала на шине 5 относительно шины 4.
Таким образом осуществляется электрическая регулировка фазовых соотношений. Схема позволяет компенсировать технологические разбросы временных параметров, разбросы задержек из-эа различий длин соединений, устраняя такие вредные явления,например, как перекос синхросигналов, повышается быстродействие синхронных цифровых устройств.
1469549
f4!
Е
Составитель А.Коробков
Техред M. Ходанич Корректор M.немчик
Редактор А.Иаковская
Заказ 1364/56
Тираж 879
Подпис ное
ВНИИПИ Государственного комитета по изобретениям н открытиям ори ГКНТ СССР
113035, Иосква, Ж-35, Раушская наб., д. 4/S
Производственно-издательский комбинат "Патент", r.Ужгород, ул. l ; гарина,101
Формула из обретения
Узел синхронизации, содержащий первую и вторую шины источника питания, входную, первую и вторую вьг ходные шины, неуправляемьй канал, состоящий из инвертирующих каскадов, последовательно включенных между входной и первой выходной шинами, первый и второй ИДП-транзисторы разного типа проводимости, затворы которых соединены с входной шиной, а стоки — с второй выходной шиной, отличающий с я тем, что, c . целью расширения функциональных возможностей, в него введены первая и вторая группы из К 1ЯП-транзисто5 ров первого и второго типов проводимости, причем транзисторы в каждой группе соединены параллельно, их затворы подключены к соответствующим шинам, а первый и второй ИДП-тран10 зисторы включены последовательно соответственно с первой и второй группами ИЦП-транзисторов между второй выходной шиной и соответствующей шиной питания °


