Устройство для парафазной временной привязки импульсов
Изобретение может быть испол ьзовано в устройствах автоматики и вычислительной технике. Цель изобретения - расширение функциональных возможностей устройства. Устройство содержит триггеры 2 и 3, два элемента И элемента 2И-ИЛИ 4 и шины 1, 6 и 7 входную, тактовых импульсов и выходную соответственно. Соединение I- и К-входов триггера 2 с шиной 5 логической единицы, а D- рхода триггера 3 с инверсным выходом последнего обеспечивает формирование последовательности импульсов . 1 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
„.Я0„„1465950 А1
gp4 Н 03 К 3/64
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4050366/24-21
$22) 07.04.86 (46) 15.03.89. Бюл. В 10 (72) А.И.Иашкин и А.Г.Алаев (53) 621.3 (088.8) (56) Авторское свидетельство СССР
У 966871, кл. F) 03 К 5/01, 1980.
Авторское свидетельство СССР
В 1285052, кл. Н 03 К 5/01, 1985. (54) УСТРОЙСТВО ДЛЯ ПАРАФАЗНОЙ ВРЕМЕННОЙ ПРИВЯЗКИ ИМПУЛЬСОВ (57) Изобретение может быть использовано в устройствах автоматики и вычислительной технике. Цель изобретенияя — расширение функциональных возможностей устройства. Устройство содержит триггеры 2 и 3, два элемента И элемента 2И-ИЛИ 4 и шины 1, 6 и 7 входную, тактовых импульсов и выходную соответственно. Соединение I- и К-входов триггера 2 с шиной 5 логической единицы, а Dухода триггера 3 с инверсным выходом последнего обеспечивает формирование последовательности импульсов. 1 ил.
1465950
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.
Цель изобретения — р 1сширение функциональных возможностей устройства за счет обеспечения формирования последовательности импульсов.
На чертеже изображена функциональная схема предлагаемого устройства.
Устройство содержит входную шину 1, триггеры 2 и 3 элемент 2ИИЛИ 4, шину 5 логической единицы, шину 6 тактовых импульсов и выходную шину 7.
Шина 1,соединена с R-входами триггеров 2 и 3 и третьими входами элементов И элемента 2И-ИЛИ 4, первые и вторые входы которых соединены с выходами триггеров 2 и 3, Свходы которых соединены с шиной 6 тактовых импульсов, шина 5 логической единицы соединена с I- и К-входами триггера 2, 9"вход триггера 3 соединен с его инверсным выходом, выход элемента 2И-ИЛИ 4 соединен с выходной шиной 7.
Устройство работает следующим образом.
В исходном состоянии на входной, шине I присутствует состояние логического нуля, которое обеспечивает ,состояние логического нуля на прямых Х- и К-выходах триггера 2 и прямом D-выходе триггера З,и, следователь"но, на выходной шине 7.
По шине 6 поступает непрерывная последовательность тактовых импульсов.
По нараставшему фронту управляю" ,щего сигнала с шины 1 на обнуляющие Х- и К-входы триггера 2 и обнуляю" щий 0-вход;, триггера 3 начинает. воздействовать уровень логической единицы, разрешающий работу этих триггеров в счетном режиме, что обеспечивается соединением I- и Квходов триггера 2 с источником логической единицы, а В-входа триггера 3 — с его инверсным выходом. Если нарастающий фронт сигнала на шине 1 совпадает по времени с уровнем логической единицы тактовых импульсов с шины 6, то по следующему спадающему фронту тактовых импульсов триггер 2 устанавливается в единичное состояние, а триггер 3 продолжаI ет оставаться в нулевом состояййи, что приводит к появлению на выходе элемента 2И-ИЛИ 4 и выходной шине 7 уровня логической единицы, представляющего собой первый импульс последовательности. По следующему нарастающему фронту тактовых импульсов триггер 3 устанавливается в единичное состояние, а триггер 2 продолжает оставаться в единичном состоянии, что приводит к появлению уровня логического нуля на выходе элемента
2И-ИЛИ 4. По следующим спадающему и нарастающему фронтам тактовых импульсов установятся в нулевое состояние последовательно триггер 2 и триггер 3, что приведет к формированию второго импульса последовательности на выходе элемента 2И-ИЛИ 4.
Аналогично формируются последующие импульсы на выходе устройства. Если нарастающий фронт сигнала на входной шине 1 совпадает по времени с уровнем логического нуля тактовых импульсов„ то первым перейдет в единичное состояние триггер 3, а вторым — триггер 2. Аналогично будет происходить их переход в нулевое состояние. При разных состояниях прямых выходов триггера 2 и триггера 3 на выходе элемента 2И-ИЛИ 4 будет формироваться импульс уровня логической единицы, поступающий на выходную шину 7. Уровень логического нуля на шине 1, поступающий на обнуляющие входы триггера 2 и триггера 3, переводит их в нулевое состояние, что обеспечивает уровень логического нуля на выходе элемента 2И-ИЛИ 4. При этом формирование последовательности импульсов на выходе устройства прекращается.
Таким образом, предлагаемое устройство обеспечивает формирование последовательности импульсов на интервале действия входного сигнала с временной привязкой последовательности, равной половине периода тактовой частоты.
Формула и з обретения
Устройство для парафазной временной привязки импульсов, содержащее первый триггер, прямой и инверсный выходы которого соединены с первыми входами первого и второго элементов
1465950
Составитель В.Потапов
Редактор А.Ревин Техред М.Дидык . Корректор Н.Король
Заказ 954/53 Тираж 879 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Ó êãoðoä, ул. Гагарина,101
И элемента 2И-ИЛИ, выход которого подключен к выходной шине, а вторые входы его первого и второго элементов И соединены соответственно с ин5 версным и прямым выходами второго триггера, С-вход которого подключен к шине тактовых импульсов и С-входу первого триггера, R-вход которого подключен к входной шине, третьим входам элементов И элемента 2И-ИДИ и R-входу второго триггера, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей, l- и К-входы первого триггера соединены с шиной логической единицы, а D-вход второго триггера подключен к своему инверсному выходу. !


