Триггер
Изоберетение относится к импульсной технике и может быть использовано в цифровых логических устройствах и системах при повышенных требованиях к нагрузочной способности. Целью изобретения является расширение области применения. Триггер содержит элементы И-НЕ 1-8 и инверторы 9,10,14,16. На входы 11 и 12 подаются импульсы установки и сброса. При любом соотношении задержек срабытывания элементов сигналы на выходах элементов 4,13 и 8,15 переключаются через промежуточные состояния логического нуля, что обеспечивает функциональную достоверность выходной информации . 1 з.п. ф-лы, 2 ил.
СО(ОЕ СОВЕТСКИХ
СОЦИАЛИСТ ИЧЕСНИХ
РЕСПУБЛИК (193 (Н) (S!)4 Н 03 К 3 037
ГОСУДАРСТВЕИНЫЙ 1(ОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ЙД" :-.
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ
4 ф;
1-: (1 (61) 993440 (21) 4226607/24-21 (22) 10.04.87 (46) 15. 11. 88. Бюл. У 42 (71} Всесоюзный научно-исследовательский институт радиовещательного приема и акустики им. А.С.11опова (72) Г.С.Брайловский и И.М.Лазер (53) 621 ° 374.3(088.8) (56) Авторское свидетельство СССР
1(993440, кл. Н 03 К 3/286, 1981, (54) ТРИГГЕР (57) Изоберетение относится к импульсной технике и может быть использовано в цифровых логических устройствах и системах при повышенных требованиях к нагрузочной способности.
Целью изобретения является расширение области применения. Триггер содержит элементы И-НЕ 1-8 и инверторы
9,10,14,16. На входы 11 и 12 подаются импульсы установки и сброса. При любом соотношении задержек срабытывания элементов сигналы на выходах элементов 4,13 и 8,15 переключаются через промежуточные состояния логического нуля, что обеспечивает функциональную достоверность выходной информации. 1 з.п. ф-лы, 2 ил.
1 143796
Изобретение относится к радиоэлектронике и может быть использовано в вычислительной и импульсной технике при построении устройств на потенци5 альных логических элементах.
Цель изобретения — расширение об- ласти применения триггера.
На фиг.l представлен триггер; на фиг.2 — временная диаграмма работы триггера.
Триггер (фиг.l) содержит первый 1, второй 2, третий 3, четвертый 4, пятый 5, шестой 6, седьмой 7 и восьмой
8 элементы И-НЕ и первый 9 и второй 15
10 инверторы, выход первого элемента
l соединен с первым входом второго элемента 2, выход которого соединен с первым входом третьего элемента 3, второй вход и выход которого соедине- 20 иы соответственно с выходом первого инвертора 9 и первым входом четвертого элемента 4, выход которого соединен с входом второго инвертора 10, выход пятого элемента 5 соединен с 25 первым входом шестого элемента 6, L второй вход которого соединен с выходом второго элемента 2, второй вход которого соединен с выходом шестого элемента 6 и первым входом седьмого элемента 7, второй вход и выход которого соединены соответственно с выходом второго инвертора 10 и первым Входом восьмого элемента 8, выход которого соединен с входом первого инвертора 9, выходы четвертого 4 и восьмого
8 элементов соединены с входами соответственно пятого 5 и первого 1 элементов, выходы которых соединены с вторыми входами соответственно четвертого 4 и восьмого 8 элементов, IKвходы 11 и 12 соединены с вторыми входами соответственно первого 1 и пятого 5 элементов. Триггер содержит девятый элемент И-НЕ 13 и третий инвертор 14, вход которого соединен с выходом девятого элемента 13, входы которого соединены попарно соответственно с выходами третьего 3 и пятого
5 элементов, а выход- третьего ицвер- 50 тора 14 соединен с дополнительным входом седьмого элемента 7.
Дополнительно триггер содержит десятый элемент -HE 15 и четвертый инвертор 16, вход которого соединен с выходом десятого элемента 15, входы которого соединены попарно соответственно с выходами первого 1 и седьмого 7 элементов, а выход четвертого инвертора 16 соединен с дополнительным входом третьего элемента 3.
Функционирование триггера (с разветвлением обоих "взаимоинверсных" сигналов) поясняется временной диаграммой (фиг.2), на которой заштрихованы временные интервалы, в течение которых значения входных сигналов на входах 11 и 12 не влияют на работу триггера. Пусть в исходном состоянии установлены сигналы логического нуля на входе 11 и на выходах элементов
2,4,7,13 и инверторов 9,16, а на остальных выходах — сигналы логической единицы, По фронту импульса на входе
11 последовательно переключаются элемент 1 в логический ноль, элемент 2 в логическую единицу, элемент 6 в логический ноль и элемент 7 в логическую единицу. По срезу импульса на входе 11 происходит переключение в логическую единицу элемента 1, а затем параллельные переключения в логический ноль элементов 8 и 15 и переключения в логическую единицу инверторов 9 н 16. Элемент 3 переключится в логический ноль только после окончания переключений инверторов 9 и 16, а следовательно и элементов 8 и 15.
После чего переключаются в логическую единицу элементы 4 и 13, а инверторы 10 и 14 в логический ноль. Таким образом, фронты импульсов на выхоцах элементов 4 и 13 всегда задержаны относительно момента появления логического нуля на выходах элементов 8 и
15.
По фронту импульса на входе 12 элемент 5 переключается в логический ноль и далее последовательно переключаются элементы б в логическую единицу, 2 в логический ноль и 3 в логическую единицу. По срезу импульса на входе 12 элемент 5 перекл очается в логическую единицу, затем происходят параллельные переключения элементов
4 и 13 в логический ноль и инверторов 10 и 14 в логическую единицу.
Элемент 7 переключится в логический ноль только после окончания переключения инверторов 10 и 14, далее переключаются элементы 8 и 15 н логическую единицу и инверторы 9 и 16 в логический ноль.
Таким образом, при любом разбросе задержек элементов попарно "взаимоt
11
72
7
13
14
Ю
1б фут. 2
Составитель О. Скворцов
Редактор Н.Киштулинец Техред М.Ходанич Корректор В.Гирняк
Заказ 5967/54 Тираж 929 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, 111-35, Раушская наб., д, 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
3 14 3796 инверсные" сигналы на выходах элементов 4, 13 и 8, 15 переключаются через промежуточное состояние логического нуля, что позволяет использовать
5 предлагаемый триггер для построения функционально надежных распределительных схем с нагрузочной способностью в два раза большей, чем у прототипа. 10
Если этой нагрузочной способности недостаточно, то можно итерационно включить в триггер еще дополнительно логические элементы и инверторы. При этом число дополнительных элементов 15 ограничивается только коэффициентом объединения по входу третьего и седьмого логических элементов И-НЕ. . Формула изобретения
I. Триггер по авт. св. 11 993440, 20 отличающийся тем, что, I
4 с целью расширения области применения, он содержит девятый элемент И-HE и третий инвертор, вход которого соединен с выходом девятого элемента
И-НЕ, входы которого соединены попарно соответственно с выходами третьего и пятого элементов И-НЕ, а выход третьего инвертора соединен с дополнительным входом седьмого элемента
И-НЕ, 2. Триггер по п.1, о т л и ч а юшийся тем, что содержит десятый элемент И-НЕ и четвертый инвертор, вход которого соединен с выходом десятого элемента И-НЕ, входы которого соединены попарно соответственно с выходами первого и седьмого элементов И-НЕ, а выход четвертого инвертора соединен с дополнительным входом третьего элемента И-НЕ.


