Широтно-аналоговый преобразователь
Изобретение относится к электротехнике и радиотехнике и может быть использовано в качестве функционального преобразователя широтно-импульсного сигнала в эквивалентный ему аналоговый сигнал. Цель изобретения - . повьппение точности процесса преобразования широтно-импульсного сигнала в аналоговый сигнал с одновременным расширением функциональных возможностей преобразователя. Широтно-аналоговый преобразователь .содержит элемент НЕ 1, два ждущих генератора импульсов, два триггера управления ждущими генераторами 3 и 5 импульсов, два N-разрядных регистра 7 и 8 сдвига импульсов триггеров 9 управления, N-разрядный цифроаналоговый преобразователь 10 с одинаковыми значениями весовых коэффициентов для каждого разряда, формирователь 6 уровня логической единицы. В данном устройстве обеспечипается точное преобразование исходного широтно-импульсного сигнала в многофазный. 1 ил. (Л
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„SU„„415360 (51)4 Н 02 М 1/08
А1
13,,13
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ЪЙБЛН:1 ЖА
Н АBTOPCKOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4179749/24-07 (22) 14.01.87 (46) 07.08.88. Бюл. В 29 (72) Г.H.Àðèñòîâ (53) 621.316,727(088.8) (56) Н.Н.Слепов, Б.В.Дроздов. Широтно-импульсная модуляция. — М.: Энергия, 1978, с. 53.
Авторское свидетельство СССР
Р 1302255, кл, G 05 F 1/56, 1985. (54) ШИРОТНО- АНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ (57) Изобретение относится к электротехнике и радиотехнике и может быть использовано в качестве функционального преобразователя широтно-импульсного сигнала в эквивалентный ему аналоговый сигнал . Цель иэобретения— повышение точности процесса преобразования широтно-импульсного сигнала н аналоговый сигнал с одновременным расширением функциональных возможностей преобразователя. Широтно-аналоговый преобразователь, содержит элемент НЕ
1, два ждущих генератора импульсов, два триггера управления ждущими генераторами 3 и 5 импульсон, два N-разрядных регистра 7 и 8 сдвига импульсов триггеров 9 управления, N-разрядный цифроаналоговый преобразователь
10 с одинаковыми значениями весоных коэффициентов для каждого разряда, формирователь 6 уровня логической единицы. В данном устройстве обеспе- Я чипается точное преобразование исходного широтно-импульсного сигнала в многофазный. 1 ил.
С:
1 » 53>0
Изобретение относится к электротехнике и может быть использовано, например, в функциональных устройствах для преобразования плротно-им5 пульсного сигнала (ШИС) в аналоговый.
Цель изобретения. — повышение точности процесса преобразования ШИС в аналоговый сигнал.
На чертеже приведена функциональная схема широтно-аналогового преобразователя.
Широтно-аналоговый преобразователь содержит последовательно соединенные элемент HF. 1, первый D-триггер 2 син- 15 хронизации, первый генератор 3 импульсов, второй D-триггер 4 синхрснизации, соединенный с вторым генератором 5, формирователь 6 уровня логической единицы, первый 7 и второй 20
8 N-разрядные регистры сдвига, соединенные с входами N D-триггера 9 управления, цифроаналоговый преобразователь 10, масштабирующий усилитель
11 и фильтр 12 нижних частот. 25
Широ гно-аналоговый преобразователь работает следующим образом.
При поступлettttè t..d вход широтноаналогового преобразователя 1Ш1С начинает работать генератор 5, когца уро- 30 вень ШИС принимает высокое значение, и начинает работать генератор 3, когда уронеHh ШИС принимает низкое значение.
Поступающими с i енератс ря 5 импуль35 сами производится посл едонательное включение в состояние высокого уровня разрядов регистра 7 и соотнетственно в состояние высокого уровня ня >IIIBepc ных выходах D-триггеров 9. Такой про- 40
ЦЕСС ПРзлопжа ЕТСЯ IIП МОМЕНта НРЕМЕНИ, когда на выходе разряда N регистра
7 уровень сигналя принимает высокое значение, вследствие чего выкчючает— ся D òðèããåð 4 и генератор 5 блокиру — 45 ется. Одновременно с этим с инверсного выхода N-го D-триггера 9 поступающийй на R-вход установки в ноль регистра 7 сигнал высокого уровня сбрасывает регистр 7 и зтя пясть схемы, которая формирует и -.редние фронты многс— фязного ШИС ня выходах D-триг; еров 9, возвращается в исходное cocvottwe, при котов-.ti D триггер 4 выключен, ге— нерятор 5 блокирован и на выходах всех разрядов регистра 7 присутствует низкий уровень сигнала.
Поступающими с генератора 3 импульсами производится последовятàî»oå включение в coo тояние высокого уровня р..зряцов регистра 8 и соответственНо tt состоя псе низкого уровня на инверс ных выход".õ D-триггеров 9, Это продолжается дс1 тех пор, пока на выходе разряда N регистра 8 уровень сигнала принимает высокое значение
1 вследствие чего выключается D-триггер 2, который управляет генератором
3, и генератор 3 блокируется. Одновременно с этим с прямого выхода N-го
D-триггера 9 поступающий на P-вход регистра 8 сигнал высокого уровня сбрасывает регистр 8 и эта часть схемы, Формирующая зя,I me фронты многофазного ШИС на ныхо,tax D-триггерс в 9, возвращается в исходное состояние, при котором D — триггер выключен, генератор 3 блокирован и на выходах всех рязряцон регистра 8 присуствует низкий уровень сигнала.
С выходов D-триг: ерон 9 многофазный ШИС без потери информации, обычно происходящей при дискретизации сигналя, поступает ня цифровые входы цифроаналогового преобразователя 10, отличит льной особенностью которого
sttt.-ляется одинаковс е значение весовых
t,o çôôètttIeHvoÿ для всех разрядон. Прео;разовянный в аня: оговую форму сигнал поступает H;l выход широтно-аналогового преобразователя, гце может усиливаться масштабирующим усилителем
11 до необходимой величины и отфильт— ровыняться от ВЧ-составляющей при помощи фильтра 12. 1àêèì образом, предлагаемый широтно-аналоговый преобразователь преобразует lllHC в аналоговый сигнал, интегрирование которого в пределах периода ШИС цает точное значение исходного аналогового сигнала или восстановленного сигнала. Операции восстановления исходного сигнала отражены на схеме дополнительными устройствами мясштабирующим усилителем 11 и низкочастотным фильтром 2.
Основным техническим преимуще" твом предлагаемого широтно-аналогоного пэеобразонятеля по сравнению с известными является повь1шенняя точность преобразования ШИС, достигаемая за счег точного пр обра зования псхoJI,Ho
r o ШИС н многофазный ШИС »epe;t его
tip с образ она ни ем н я IIBJI ог Оную форму, приче:1 точность этя достигается без увслпчени I количе;.твя разря toll реги14 1536 стров сдвига используемых в схеме устройства.
Составитель С.Луэанов
Редактор П . Гер еши Т ехр ед Л. Олийнык Корректор В.Гирняк
Заказ 3881/52 Тираж 665 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раущская наб., д, 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4
Фор мул аиэобретени я
Широтно- аналоговый преобразователь, содержащий последовательно включенные элемент НЕ и тактовый вход первого D-триггера синхронизации, инверсный выход которого соединен с входом пуска первого генератора импульсов, выходы первого N-разрядного регистра сдвига соединены с тактовыми входами N D-триггеров управления, 15
D-входы всех D-триггеров соединены с общим проводом, о т л и ч а ю щи и с я тем, что, с целью повышения точности, он снабжен вторым генератором импульсов с входом пуска, период сле- эп дования выходных импульсов которого равен периоду следования выходных импульсов первого генератора импульсов, вторым D-триггером синхронизации, вторым N-разрядным регистром сдвига, 25 формирователем уровня логической единицы, N-разрядным цифроаналоговым преобразователем с одинаковыми значениями весовых коэффициентов для всех разрядов, причем вход элемента НЕ сое-30 динен с тактовым входом второго Dтриггера синхронизации и предназначен для подключения источника широтноимпульсного сигнала, D-вход второго
4
D-триггера синхронизации соединен с общим проводом, а инверсный выход с входом пуска второго генератора импульсов, выходом соединенного с тактовым входом первого М-разрядного регистра сдвига, вход установки в "0" которого соединен с инверсным выходом N-ro D-триггера управления, выход разряда N соединен с установочным входом второго D-триггера синхронизации, а информационный вход соепинен с информационным входом второго N-разрядного регистра сдвига и выходом формирователя уровня логической единицы, выход первого генератора импульсов соединен с тактовым входом второго N-разрядного регистра сдвига, вход установки в "0" которого соединен с прямым выходом N-ro D-триггера управления, а N выходов соединены с установочными входами N D-триггеров управления соответственно, инверсные выходы N D-триггеров управления соединены с цифровыми входами цифроаналогового преобразователя, аналоговый вход которого предназначен для соединения с источником сигнала управления, а аналоговые выходы предназначены для соединения с приемником аналогового сигнала, установочный вход первого D-триггера синхронизации соединен с выходом N-го разряда второго
N-разрядного регистра сдвига.


