Устройство для временного переключения
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСН ИХ
РЕСПУБЛИН
{59 4 Н 04 M 3/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н ПАТЕНТУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21 ) 2575197/24-09 (22) 06.02.78 (31 ) 766369 (32) 07.02.77 (33) US (46) 07.06.88. Бюл. 1"= 21 (71 ) Интернэшнл Стандарт Электрик
Корпорейшн (72) Кеннет Фрэнк Джискен (US) и Джон Майкл Коттон (GB) (53) 621.395.658 (088.8) (56) Прагер Э., Трика Я. Электронные телефонные станции. М.: Связь, 1976, с.118. (54) УСТРОЙСТВО ДЛЯ ВРЕМЕННОГО ПЕРЕКЛ10ЧЕНИЯ (57) Изобретение относится к систе" мам телефонной связи с временным уплотнением. Цель изобретения — увели„,а0„„1 2 5 А3 чение числа коммутируемых трактов.
Устр-во содержит блок 1 синхронизации, запоминающий блок 2, и дешифраторов 3,-3„. Вновь введены последовательно-параллельный регистр 4, Il блоков 5, -5 „ задержки, каждый из к-рых содержит последовательно соединенные ключевой блок 6 и регистр
7 сдвига ° Блок 6 содержит эл-ты
И 8-10, инвертор 11 и эл-т ИЛИ 12.
Входной сигнал поступает на 2-е входы блоков 6„-6„. Задержка сигнала селективно изменяется путем включения соответствующего блока 6< -6 „ по программе блока 2, к-рый содержит адреса точек входного сигнала в заданном и изменяемом порядке. Блок 2 синхронизируется блоком 1 для одновременной работы блоками 5„-5 . Выбранный сигнал подается к регистру 4. 2 ил.
1402268
Изобретение относится к системам телефонной связи с временным уплотнением.
Цель изобретения — увеличение
5 числа коммутируемых трактов.
На фиг.I приведена структурная электрическая схема устройства для временного переключения; на фиг ° 2в структурная электрическая схема клю" 1р чевого блока.
Устройство для временного перек :лючения содержит блок 1 синхрониза-! ции, запоминающий блок 2, п дешифраторов 3«-3»,<последовательно-парал- 15 лельный регистр 4, и блоков 5,-5,» задержки, и ключевых блоков 6, -6„, и регистров 7, -?„ сдвига.
Ключевой блок содержит первый 8, второй 9 и третий 10 элементы И, ин- 2р вертор 11 и элемент ИЛИ 12.
Устройство для временного переключения работает следующим образом.
Входной сигнал поступает на вторые
1 входы ключевых блоков 6, -6„. Задержка 25 ! ! сигнала селективно изменяется путем включения соответствующего ключевого блока 6, -6 „ по программе запоминаю" щего блока 2, который соцержит адреса точек входного сигнала в заданном З0 и изменяемом порядке. Путем выборки адресов входного сигнала из запоми«ающего блока 2 на соответствующие торые входы ключевых блоков 6«-6„ водятся сигналы, а с соответствующих торых выходов ключевых блоков 6 -6
» нимаются.
Запоминающий блок 2 синхронизирутся блоком 1 для одновременной раотой блоками 5., -5„ задержки, причем 4р выбранный сигнал подается к последовательно-параллельному регистру 4.
С выходов последовательно-парал" лельного регистра 4 сигнал подается на дешифраторы 3,-3„, котоРые осу- 45 ществляют управление включением соответствующего ключевого блока 6» -6„.
При открывании ключевого блока 6, -6„ происходит запись информации в сост" ветствующий регистр ?, -7„ сдвига.
Ключевые блоки 6» -6 работают слецующим образом.
Управляющий сигнал поступает на управляющий вход ключевого блока
6 -6», на первые входы второго 9 и
» 55 третьего 10 элементов И и гри наличин сигнала на втором входе ключевого блока 6» -6„ сигнал поступает через элемент ИЛИ 12 на первый выход ключевого блока 6 -6
»» °
0дновременно данный сигнал запрещает .через инвертор 11 работу первого элемента И 8. При наличии сигнала управления на управляющем входе ключевого блока 6»-6я и наличии сигнала на первом его входе сигнал выводится через второй. элемент И 9 на второй вход ключевого блока Ь»-6«,.
Формула изобретения
Устройство для временного переключения, содержащее последовательно соединенные блок синхронизации и запоминающий блок, а также и дешифраторов, о т л и ч а ю щ е е с я тем, что, с целью увеличения числа коммутируемых трактов, введены последовательно-параллельный регистр и и последовательно соединенных блоков задержки, каждый из которых содержит последовательно соединенные ключевой блок и регистр сдвига, при этом вторые входы ключевых блоков соединены между собой, вторые выходы ключевых блоков соединены между собой, а управляющие входы ключевых блоков " с выходами соответствующих дешифраторов, входы которых соединены с соответствующими выходами последовательно-параллельного регистра, вход которого соединен с выходом запоминающего блока, при этом каждый ключевой блок содержит последовательно соединенные первый элемент И и элемент ИЛИ, выход которого является выходом ключевого блока, а также второй и третий элементы И, первые входы которых соединены между собой и подключены к входу инвертора и являются управляющим входом ключевого блока, выход инвертора соединен с первым входом первого элемента И и является первым входом ключевого блока, выход третьего элемента И соедиI нен с вторым входом элемента ИЛИ, причем выход второго элемента И и второй выход третьего элемента И являются соответственно вторыми выходом и входом ключевого блока.
J402268
Техред А. Кравчук
Корректор 0. Кравцова
Редактор А.Козориз
Заказ 2795/58
Подписное
Тираж 660 г:
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раувская наб., д. 4/5
Производственно-полиграфическое предприятие, .г, Ултород, ул. Проектная, 4


