Эмиттерный повторитель
Изобретение относится к электротехнике . Цель изобретения - повьшение быстродействия в широком диапазоне изменения значений емкости нагрузки. Устр-во содержит транзисторы (Т) 1-3, источник 5 тока (ИТ). Введен Т 4, имеющий структуру Т 3 и включенный по схеме с общим коллектором. При появлении импульса, напр.положит.перепада происходит быстрый заряд емкости нагрузки через открытый Т I. Т 2-4 в работе схемы не участвуют. Т 2 и 3 заперты , а Т 4 открыт и через него протекает весь ток ИТ 5. При отрицат.перепаде вследствие присутствия емкости нагрузки происходит запаздьшание напряжения эмиттера по отношению к напряжению базы Т1.13 открывается, а . Т 4 закрывается.. Т 2 открывается током ИТ 5, протекающим через открытый Т 3. Емкость нагрузки разряжается через открытый Т 2. Величины трков, протекающих в схеме в отсутствие сигнала на входе, практического влияния на скорость передачи фронта не имеют и м.б. сведены к минимуму. 1 ил. сл
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
09) П1) д1 (SD 4 Н 03 Р 3 50
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4175251/24-09 (22) 06.01.87 (46) 07.06.88. Бюл. 11» 21 (71) Ленинградский электротехнический институт им. В.И.Ульянова (Ленина) (72) М.В.Капитонов, Н.Н.Прокопенко и В.А.Ставцев (53) 621.375.026(088.8) (56) Авторское свидетельство СССР
11» 932593» кл. Н 03 Р 3!50, 20.12:.77. (54) ЗИИТТЕРНЬП1 ПОВТОРИТЕЛЬ (57) Изобретение относится к электротехнике. Цель изобретения — повышение
-быстродействия в широком диапазоне изменения значений емкости нагрузки.
Устр-во содержит транзисторы (Т) 1-3, источник 5 тока (ИТ). Введен Т 4, имеющий структуру Т 3 и включенный по схеме с общим коллектором, При появлении импульса, напр. положит. перепада происходит быстрый заряд емкости нагрузки через открытый Т 1. Т 2-4 в работе схемы не участвуют. Т 2 и 3 заперты, а Т 4 открыт и через него протекает весь ток ИТ 5. При отрицат.перепаде вследствие присутствия емкости .нагрузки происходит запаздывание напряжения эмиттера по отношению к напряжению базы Т1.ТЗ открывается, а
T 4 закрывается. Т 2 открывается то.— ком ИТ 5, протекающим через открытый
Т 3. Емкость нагрузки разряжается через открытый Т 2. Величины токов, протекающих в схеме в отсутствие сигнала ф на входе, практическоro влияния на скорость передачи фронта не имеют и м.б. сведены к минимуму. 1 ил.
С:
1401566 протекающим через открытый транзистор
3, и емкость нагрузки разряжается через открытый транзистор 2.
Величины токов, протекающих в схеме в отсутствие сигнала на входе, практического влияния на скорость передачи фронта не имеют и могут быть сведены к минимуму.
Формула изобретения
Составитель И.Водяхина
Редактор Г.Волкова Техред М.Дидык Корректор И впуск
Заказ 2791/53
Тираж 928 Подписное
БНИ1ГПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб,, ц, 4/5,!
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проекгная, 4
Изобретение относится к электротехнике и может использоваться в электронных схемах различного назначения.
Цель изобретения — повышение быст5 родействия в широком диапазоне изменения значений емкости нагрузки.
На чертеже представлена принципиальная электрическая схема эмиттерного повторителя. t0
Эмиттерный повторитель содержит первый, второй, третий и четвертый транзисторы 1 " 4 соответственно и источник 5 тока.
Эмиттерный повторитель работает следующим образом.
При появлении на входе импульса, например, положительного перепада происходит быстрый заряд емкости нагрузки через открытый транзистор I при этом транзисторы 2 — 4 в работе схемы не участвуют, так как транзисторы 2 и 3 заперты, а транзистор 4 открыт и через него протекает весь ток источника 5 тока. 25
При появлении на входе отрицательного перепада вследствие присутствия емкости нагрузки происходит запаздывание напряжения эмиттера по отноше- 30 нию к напряжению базы транзистора 1, . при этом -транзистор 3 открывается, а транзистор 4 закрывается. Транзистор
2 открывается током источника 5 тока, Эмиттерный повторитель, содержащий первый и второй транзисторы, имеющие одну структуру и соединенные последовательно относительно источника питания, третий транзистор, имеющий другую структуру, база которого подключена к базе первого транзистора и является входом эмиттерного повторителя, коллектор третьего транзистора соединен с базой второго транзистора, а эмиттер через источник тока — с шиной источника питания и коллектором первого транзистора, о т л и ч а юшийся тем, что, с целью повышения быстродействия в широком диапазоне изменения значений емкости нагрузки, введен четвертый транзистор, имеющий структуру третьего транзистора и включенный по схеме с общим коллектором между коллектором второго транзистора и эмиттером третьего транзистора.

