Формирователь импульсов
Изобретение может использоваться для формирования импульсных последовательностей с регулируемыми скважностью и фазовым сдвигом и обеспечивает повьшение стабильности скважности импульсов выходного напряжения . Формирователь импульсов содержит усилитель-.ограничитель 1 , два канала обработки сигналов, состоящих из интегратора 4(5), компаратора : 7(8) и дифференцирующей цепи 14(15), блоки сброса (БС) 2,3, интегратор 6, компаратор 9, инвертор 10, источник 11 постоянного опорного напряжения. источники 12,13 управляющего напряжения и RS-триггер 16. Интеграторы 4,5 интегрируют напряжение источника I1 и формируют пилообразное напряжение. Интегратор 5 сбрасывается сигналом БС 2 с частотой входного сигнала. Интегратор 6 интегрирует напряжение источника 13. При совпадении напряжений интеграторов 4,6 по импульсу компаратора 9 БС 3 осуществляет cCipoc интегратора 5. При совпадении пипообразных напряжений интеграторов 4, 5 с напряжением источника 12 соотв. компараторы формируют импульсы, по которым RS-триггер 16 формирует выходные импульсы формирователя импульсов . Фазовый сдвиг выходных им- - пульсов определяется напряжением источника 2, а скважность - величиной фазового сдвига между напряжениями интеграторов 4, который определяется напряжением источника 13. 2 ил.. Q (Л
СОЮЭ СОВЕТСНИХ
COUHAЛИСТИЧЕСНИХ
РЕСПУБЛИН
А1
gg SU on 1 (51)4 Н 03 К 5/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЯТИЙ
Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3908286/24-09 (22) 10.06.85 (46) 15.05.88. Бюл. 9 18 (72) M.È.Êóêóøêèí. (53) 621.373(088.8) (56) Авторское свидетельство СССР
l1g 1358076, кл. Н 03 К 5/04. (54) ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ (57) Изобретение может использоваться для формирования импульсных последовательностей с регулируемыми скважностью и фазовым сдвигом и обеспечивает повышение стабильности скважности импульсов выходного напряжения. Формирователь импульсов содержит усилитель-ограничитель 1, два канала обработки сигналов, состоящих из интегратора 4(5), компаратора
7(8) и дифференцирующей цепи 14(15), блоки сброса (БС) 2,3, интегратор 6, компаратор 9, инвертор 10, источник
ll постоянного опорного напряжения, источники 12,13 управляющего напряжения и RS — триггер 16. Интеграторы 4,5 интегрируют напряжение источника 11 и формируют пилообразное напряжение.
Интегратор 5 сбрасывается сигналом
БС 2 с частотой входного сигнала. Интегратор 6 интегрирует напряжение источника 13. При совпадении напряжений интеграторов 4,6 по импульсу компаратора 9 БС 3 осуществляет сброс интегратора 5. При совпадении пилообразных напряжений интеграторов 4, 5 с напряжением источника 12 соотв. компараторы формируют импульсы, по которым RS-триггер 16 формирует выходные импульсы формирователя импульсов. Фазовый сдвиг выходных им-пульсов определяется напряжением источника 12, а скважность — величиной фазового сдвига между напряжениями интеграторов 4,5 который опре-, деляется напряжением источника 13.
2 ил.
1396260
Изобретение относится к радиотехнике и может быть использовано для формирования импульсных последовательностей с регулируемыми скважно5 ,стью и фазовым сдвигом.
Цель изобретения — повышение стабильности скважности импульсов выходного напряжения.
На фиг.1 изображена функциональная злектрическая схема формирователя импульсов;. на фиг.2 — временные диаграммы, поясняющие его работу.
Формирователь импульсов содержит усилитель-ограничитель 1, блоки 2 и
3 сброса, интеграторы 4 — 6, компараторы 7 — 9, инвертор 10, источник 11 постоянного опорного напряжения, источники 12 и 13 управляющего напряжения, дифференцирующие цепи 14 и 15, RS-триггер 16.
Формирователь импульсов работает следующим образом.
Поступающий на вход усилителя-ограничителя 1 сигнал нормируется на 25
его выходе по амплитуде (фиг.2а,б).
По переднему фронту данного сигнала блоком 2 сброса формируется импульс сброса интегратора 4 первого канала.
На выходе интегратора 4 формируется 30 пилообразное напряжение за счет интегрирования в промежутках между импульсами сброса напряжения источника
11 постоянного опорного напряжения (фиг.2в). Сформированное пилообразное . напряжение, следующее с периодом входного сигнала, поступает на один вход компаратора 7 и на первый вход третьего компаратора 9. На второй вход компаратора 9 подается напряже- О ние с выхода интегратора 6. В момен. ты совпадения пилообразного напряжения интегратора 4 с величиной вьгходного напряжения интегратора 6 на выходе третьего комнаратора 9 формируются импульсы, которые поступают на инвертор 10, и далее проинвертированные импульсы поступают на блок 3 сброса, на выходе которого по переднему фронту формируются импульсы сброса интегратора 5 второго канала.
5О
На выходе интегратора 5 формируется пилообразное напряжение (фиг.2г), следующее с периодом входного сигнала, фазовый сдвиг которого относительно пилообразного напряжения, поступающего с выхода интегратора 4 первого канала, определяется величиной выходного напряжения интегратора 6.
Пилообразное напряжение с выхода интегратора 5 подается на вход компаратора 8. На вторые входы компараторов
7 и 8 подается напряжение с источника 12 управляющего напряжения. В моменты совпадения пилообразных напряжений с величиной напряжения источника 12 управляющего напряжения на выходах компараторов 7 и 8 формируются импульсы, передние фронты которых дифференцируются дифференцирующими цепями 14 и 15 (фиг.2д,е) и подаются на S- u R-входы соответственно RSтриггера 16, на выходе которого формируются импульсы.
Формирователь импульсов формирует импульсы, фазовый сдвиг которых определяется напряжением источника 12 управляющего напряжения, а скважность величиной фазового сдвига между пилообразными напряжениями с выхода интеграторов 4 и 5 (фиг.2ж), определяемой величиной напряжения источника
13 управляющего напряжения.
Формула изобретения
Формирователь импульсов, содержащий усилитель-ограничитель, вход которого является входом фсрмирователя импульсбв, а выход подключен к входу первого блока сброса, и два канала обработки сигнала, каждый из которых выполнен в виде последовательно соединенных интегратора, компаратора и дифференцирующей цепи, вторые входы компараторов подключены к источнику управляющего напряжения, входы интеграторов — к источнику пос тоянного опорного напряжения, второй блок сброса, причем выходы первого и второго блоков сброса соединены с управляющими входами интегратсров соответственно первого и второго каналов обработки сигнала, выходы дифференцирующих цепей первого и второго каналов обработки сигнала подключены соответственно к R- u S-входам RSтриггера, последовательнс соединенные третий интегратор и третий компаратор, второй источник управляющего напряжения и инвертор, о т л и ч а юшийся тем, что, с целью повьппения стабильности скважнос ти импульсов, второй вход третьегс компаратора соединен с выходом интегратора первого канала обработки сигнала, инвертор включен между выхсдом третьего компаратора и входом второго бло1396260 ка сброса, вход третьего интегратора соединен с выходом RS-триггера и вторым источником управляющего напряжения.
Редактор Е.Копча
Заказ 2503/56 Тирам 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, М-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
Оюр
Составитель Ю.Медведев
Техред М.Ходанич Корректор М.Демчик


