Цифровой умножитель частоты
Изобретение относится к радиотехнике . Цель изобретения - упрощение. Устр-во содержит делители частоты (ДЧ) 1, 3 и 7, формирователь (Ф) 2 импульсов, Ф 4 управляющих импульсов, управляемые ключи (УК) 5 и 6, счетчик 8, регистр 9 памяти, ДЧ 10 с переменным коэф. деления. Для достижения цели сигнальные входы УК 6 и 5 соединены с дополнительным выходом ДЧ 3. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (50 4 Н 03 В 19 0
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ABTOPCXOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4073456/24-09 (22) 28.04.86 (46) 15.05.88. Бюл. № 18 (72) И. Г. Лунев, В. А. Жилин, С. М. Пиминов, И. И. Лунев, Ю. Н. Старбунов и Ш. P. Сайфулаев (53) 621.374.4 (088.8) (56) Авторское свидетельство СССР № 369672, кл. Н 03 В 19/10, 1971.
Авторское свидетельство СССР № 1350808, кл. Н 03 В 19/00, 1985.
ÄÄSUÄÄ 1396237 А1 (54) ЦИФРОВОЙ УМНОЖИТЕЛЪ ЧАСТОТЪ| (57) Изобретение относится к радиотехнике. Цель изобретения — упрощение. Устр-во содержит делители частоты (ДЧ) 1, 3 и 7, формирователь (Ф) 2 импульсов, Ф 4 управляющих импульсов, управляемые ключи (УК) 5 и 6, счетчик 8, регистр 9 памяти, ДЧ 10 с переменным коэф. деления. Для достижения цели сигнальные входы УК 6 и 5 соединены с дополнительным выходом ДЧ 3.
2 ил.
1396237
Изобретение относится к радиотехнике и
Може быть использовано при квантовании нано- и пикосекундных гармонических сигналов в системах управления и связи.
Цель изобретения — упрощение умножителя. 5
На фиг. 1 представлена структурная электрическая схема цифрового умножителя частоты; на фиг. 2 — временные диаграммы его работы.
Цифровой умножитель частоты содержит ервый делитель 1 частоты, формирователь импульсов, второй делитель 3 частоты, ормирователь 4 управляющих импульсов, торой 5 и первый 6 управляемые ключи, ретий делитель 7 частоты, счетчик 8, регистр памяти, делитель 10 частоты с переменным коэффициентом деления (ДПКД) .
Цифровой умножитель частоты работает следующим образом.
Входной сигнал („(фиг. 2а) делится аналоговым делителем 1 частоты в m раз. 20
Его выходной сигнал " (фиг. 2б) поступает на формирователь 2, которыи вырабатывает импульсы в моменты перехода сигнала от отрицательных значений к положительным, 25 .т. е. выделяет период сигнала (фиг. 2в). Импульсы с выхода формирователя 2 поступают на вход цифрового делителя 3 частоты, который формирует на выходе пачки (/„импульсов (фиг. 2г), т. е. делит частоту поступившего на него сигнала в п раз, а на ЗО дополнительном выходе — одновременно в
l раз (фиг. 2г) . Таким образом, период пач ки с выхода делителя 3 частоты равен .т.п — а частота следования импульсов с
f. 35 дополнительного выхода (Ui) равна . Импульсы U снимаются с части дели„ ° l
m n т и теля 3 частоты. На период пачки — -- фор- 40
fr мируется на дополнительном выходе l импульсов, причем l)n. Импульсы с выхода делителя 3 частоты синхронизируют работу формирователя 4 управляющих импульсов.
С приходом первого импульса формиро- 45 ватель 4 открывает управляемый ключ 5 и импульсы с дополнительного выхода делителя 3 частоты через управляемый ключ 5 поступают на вход делителя 7 частоты. Этим же импульсом формирователь 4 закрывает 5О управляемый ключ 6. Импульсы U< (фиг. 2г), поступающие с дополнительного выхода делителя 3 частоты через управляемый ключ
5, делятся делителем 7 частоты в К раз и подаются на вход счетчика 8, где они накапливаются за период пачки, и в период следующей пачки передаются на управляющий вход ДПКД 10 через регистра 9 памяти.
С приходом импульса начала второй пачки формирователь 4 закрывает управляемый ключ 5, открывает управляемый ключ 6, а также регистр 9 памяти и устанавливает в нуль код на управляющем входе ДПКД
10. Код со счетчика 8 поступает через регистр 9 памяти на управляющий вход
ДПКД 10. Импульсы с дополнительного выхода делителя 3 частоты через управляемый ключ 6 поступают на счетный вход
ДПКД 10. ДПКД 10 отсчитывает эти импульсы, поделив их на величину, обратную К.
С выхода ДПКД 10 импульсы подаются на установочные входы ДПКД 10 и регистра 9 памяти, и с каждым этим импульсонам происходит повторная передача содержимого счетчика 8 на управляющий вход
ДПКД 10.
Формула изобретения
Цифровой умножитель частоты, содержащий последовательно соединенные первый делитель частоты, формирователь импульсов, второй делитель частоты и формирователь управляющих импульсов, последовательно соединенные первый управляемый ключ и делитель частоты с переменным коэффициентом деления, последовательно соединенные второй управляемый ключ, третий делитель частоты, счетчик и регистр памяти, выход которого соединен с управляющим входом делителя частоты с переменным коэффициентом деления, при этом выход формирователя управляющих импульсов соединен с управляющим входом первого управляемого ключа, с управляющим входом второго управляемого ключа, с установочным входом третьего делителя частоты, с установочным входом счетчика, с первым установочным входом делителя частоты с переменным коэффициентом деления и с входом записи регистра памяти, выход делителя частоты с переменным коэффициентом деления соединен с вторым установочным входом делителя частоты с переменным коэффициентом деления и с установочным входом регистра памяти, вход первого делителя частоты является входом, а выход делителя частоты с переменным коэффициентом деления — выходом цифрового умножителя частоты, отличающийся тем, что, с целью упрощения, сигнальные входы первого и второго ключей соединены с дополнительным выходом второго делителя частоты.
1396237 айаг.2
Составитель Г. Захарченко
Редактор А. Огар Техред И. Верес Корректор И. Муска
Заказ 1 978/55 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4


