Формирователь цифрового линейного сигнала
Изобретение относится к электросвязи и может использоваться в системах передачи цифровой информации. Цель изобретения - формирование линейного сигнала (лс) с потенциальной помехоустойчивостью. Формирователь содержит генератор 1 импульсов, делитель 2 частоты импульсов на два, блок 3 хранения информации, элемент И 4, элемент 2И-ИЛИ 5, счетный триггер 6, элемент ИЛИ 7, управляемый суммирующий усилитель (УСУ 8 и согласующий усилитель 9, Цифровая двоичная информация в виде последовательного бинарного сигнала генерируется блоком 3 и поступает в прямом и инверсном виде на элемент 2И-ИЛИ 5. Элемент 2И-ИЛИ 5 перекодирует информационный двоичный сигнал в последовательность импульсов. Счетный триггер 6 формирует биимпульсный ЛС, сдвинутый на четверть такта. При одноименных сигналах на выходах УСУ 8 согласующий усилитель 9 формирует нулевой уровень ЛС, а при разноименных - положит, или отриц, уровень В спектре сформированного ЛС отсутст- .вует постоянная составляющая. Основная энергия ЛС сосредоточена на тактовой частоте. Введены элементы И 4, ИЖ 7. 2 ило СЛ
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (5D 4 Н 04 Ь 25/49
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ С
ОПИСАНИЕ ИЗОБРЕТЕНИЯ!
К ABTOPCKOMY СВИДЕТЕЛЬСТВУ ажалистра ! фиг. ) (21) 4023733/24-09 (22) 13.02.86 (46) 30.04.88. Бюл. 9 16 (» ) Специальное конструкторско-технологическое бюро с опытным производством при Белорусском государственном университете им, В,И.Ленина (72) И.П.Попков и В.ЛоКириллов (53) 621.376.52 (088.8) (56) Авторское свидетельство СССР
11р 1256233, кл. Н 04 L 25/49, 1985. (54) ФОРМИРОВАТЕЛЬ ЦИФРОВОГО ЛИНЕЙНОГО СИГНАЛА (57) Изобретение относится к электросвязи и может использоваться в системах передачи цифровой информации.
Цель изобретения — формирование линейного сигнала (ЛС) с потенциальной помехоустойчивостью. Формирователь содержит генератор 1 импульсов, делитель 2 частоты импульсов на два, блок 3 хранения информации, элемент
„„SU„„1392626 А1
И 4, элемент 2И-ИЛИ 5, счетный триг гер 6, элемент ИЛИ 7, управляемый суммирующий усилитель (УСУ) 8 и согласующий усилитель 9. Цифровая двоичная информация в виде последовательного бинарного сигнала генерируется блоком 3 и поступает в прямом и инверсном виде на элемент 2И-ИЛИ 5.
Элемент 2И-ИЛИ 5 перекодирует информационный двоичный сигнал в последовательность импульсов. Счетный триггер 6 формирует биимпульсный ЛС, сдвинутый на четверть такта. При одноименных сигналах на выходах УСУ 8 согласующий усилитель 9 формирует нулевой уровень ЛС а при разноимен- а р
Ф ныл — положит. или отриц. уровекье
В спектре сформированного ЛС отсутст- (/) ,вует постоянная составляющая. Основная энергия ЛС сосредоточена на такто- ( вой частоте. Введены элементы И 4, ИЛИ 7, 2 ил.
1392626
Изобретение относится к электросвязи и может быть использовано в системах передачи цифровой информации.
Цель изобретения — формирование
5 линейного сигнала с потенциальной помехоустойчивостью.
На фиг.1 изображена структурная электрическая схема предлагаемого формирователя; на фиг.2 — временная диаграмма.
Формирователь цифрового линейного сигнала содержит генератор 1 импульсов, делитель 2 частоты импульсов на два, блок 3 хранения информации, элемент И 4, элемент 2И-ИЛИ 5, счетный триггер 6, элемент ИЛИ 7, управляемый суммирующий усилитель 8 и согласующий усилитель 9, 20
Согласующий усилитель содержит трансформатор 10 и резисторы 11,12, Формирователь работает следующим образом, Цифровая двоичная информация, например, содержащая кодовые символы 110100 для одного слова по тактам, формируемым генератором 1 импульсов (фиг.2а) н делителем 2 частоты импульсов на два (фиг,2б), гене- 30 рируется блоком 3 хранения информации в виде последовательного бинарного сигнала (фиг.2г), Прямой и инверсный сигналы блока 3 хранения информации поступают на второй и третий входы элемента 2И-ИЛИ 5, на первый вход которого одновременно поступают импульсы эталонной частоты с генератора 1 импульсов (фиг.2а), а на четвертый вход — импульсы (фиг.2в), 40 формируемые элементом И 4. Элемент
2И-ИЛИ 5 перекодирует информационный двоичный сигнал в последовательность импульсов (фиг.2д). Счетный триггер
6 формирует биимпульсный линейный 45 сигнал, сдвинутый на четверть такта (фиг.2ж), а элемент ИЛИ 7 суммирует импульсы элемента 2И-ИЛИ 5 и инверсный информационный сигнал блока 3 (фиг.2е). На первый и второй входы управляемого суммирующего усилителя
8 поступает прямой и инверсный биимпульсный сигналы, формируемые счетным триггером 6, а на третий вход— сигнал с элемента ИЛИ 7. В качестве управляемого суммируемого усилителя
8 используется токовый формирователь с логикой на входе, выполняющий логическую функцию Г, = А, С ; F
- А С . К выходам Ff и F1 подключены входы трансформаторов 1О, на выходе которого формируется цифровой линейный сигнал (фиг.2э). Одновременно трансформатор 10 осуществляет гальваническую развязку линии связи. Резисторы 11 и 12 согласования, имеющие сопротивление, равное волновому сопротивлению конкретной линии связи, устраняют переотражения в линии, а также используют как нагруэочные по питанию трансформатора 10.
При одноименных потенциалах (одновременно 0 или +1) на выходах Р,F управляемого суммирующего усилителя
8, на выходе согласующего усилителя
9 — нулевой уровень сигнала, а при разноименных (на одном О, на другом
+1) — положительный или отрицательный уровень линейного сигнала.
Сформированный таким образом линейный сигнал (фиг.2з) хорошо согласуется с проводными каналами связи тем, что в энергетическом спектре такого
1сигнала отсутствует постоянная составляющая, на низких частотах энергия имеет незначительный вес, а основная энергия сосредоточена на тактовой частоте (тактовая частотачастота следования информационных символов ); от отношения сигнал/шум на тактовой частоте зависит помехоустойчивый прием. Такой цифровой сигнал позволяет использовать верхнюю граничную полосу широкополосного проводного канала, ранее не использованную, и одновременно повысить скорость передачи информации, а также при параллельной передаче на низких частотах других сигналов уменьшить влияние цифрового сигнала на соседние сигналы.
Формула изобретения
Формирователь цифрового линейного сигнала, содержащий генератор импульсов, выход которого соединен с первым входом элемента 2И-ИЛИ и с входом делителя частоты импульсов на два,выход которого соединен с входом блока хранения информации, первый и второй выходы которого подключены соответственно к второму и третьему входам элемента 2И-ИЛИ, выход которого подключен к входу счетного триггера, единичный и инверсный выходы
1392626
Со став итель О. Геллер
Техред М.Дидык Корректор С.Шекмар
Редактор Н.Слободяник
Подписное
Заказ 1890/56
Тиралс 660
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 которого соединены соответственно с первым и вторым входами управляемого суммирующего усилителя, выходы которого соединены с входами согласующего усилителя, о т л и ч а ю щ н й— с я тем, что, с целью формирования линейного сигнала с потенциальной помехоустойчивостью, введены элемент
ИЛИ и элемент И, первый вход которого подключен к входу делителя частоты импульсов на два, выход которого соединен с вторым входом элемента И, выход которого соединен с четвертым входом элемента 2И-ИЛИ, выход которого подключен к первому входу элемента ИЛИ, второй вход которого гоединен с вторым входом элемента 2ИИЛИ, при этом выход элемента ИЛИ со10 единен с третьим входом управляемого суммирующего усилителя.