Способ запоминания аналогового сигнала и устройство для его осуществления
Изобретение относится к вычислительной и контрольно-измерительной технике и может быть использовано при построении быстродействующих аналоговых запоминающих устройств. Целью изобретения является увеличение времени хранения и быстродействия . Перед накоплением аналогового сигнала его дифференцируют, накопленный сигнал инвертируют и суммируют со смещенным во времени аналоговым сигналом. Причем в устройство запоминания аналогового сигнала введены линия задержки и блок дифференцирования, входы которых соединены с сигнальной щиной, а выходы - соответственно с входом сумматора и входом накопительного элемента. 2 с.п. ф-лы, 4 ил.
СОЮЗ СОВЕТСКИХ СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК дц 4 G 11 С 27 00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
Д Фл, ОПИСАНИЕ ИЗОБРЕТЕНИЯ 113,; ц, К А BTOPCHOMV СВИДЕТЕЛЬСТВУ : Х Г (21) 4083741/24-24 (22) 20.05.86 (46) 23.03.88. Бюл. № 11 (72) В. Г. Ципоренко и Е. Д. Ципоренко (53) 681.327.66 (088.8) (56) Авторское свидетельство СССР № 868837, кл. G 11 С 27/00, 1978.
Авторское свидетельство СССР № 769636, кл. G ll С 27/00, 1978. (54) СПОСОБ ЗАПОМИНАНИЯ АНАЛОГОВОГО СИГНАЛА И УСТРОЙСТВО ДЛЯ
ЕГО ОСУЩЕСТВЛЕНИЯ (57) Изобретение относится к вычислительной и контрольно-измерительной технике и
„„SU„„1383447 А 1 может быть использовано при построении быстродействующих аналоговых запом инающих устройств. Целью изобретения является увеличение времени хранения и быстродействия. Перед накоплением аналогового сигнала его дифференцируют, накопленный сигнал инвертируют и суммируют со смещенным во времени аналоговым сигналом. Причем в устройство запоминания аналогового сигнала введены линия задержки и блок дифференцирования, входы которых соединены с сигнальной шиной, а выходы — соответственно с входом сумматора и входом накопительного элемента. 2 с.п. ф-лы, 4 ил.
1383447
10 l5
30
Формула изобретения
Изобретение относится к вычислительной и контрольно-измерительной технике и может быть использовано при построении быстродействующих аналоговых запоминающих устройств.
Цель изобретения — — увеличение времени хранения и быстродействия.
На фиг. 1 — 3 изображены эпюры входного сигнала, формирования накопленного ,. сигнала, преобразованного входного и ре,:зультирующего сигналов соответственно; на
; фиг. 4 — структурная схема устройства, реализующего предлагаемый способ.
Устройство содержит входную сигнальную шину 1, шину 2 разрешения записи, блок 3 дифференцирования, линию 4 задерж, ки, блок 5 накопления, шину 6 нулевого уровня, ключ 7, сумматор 8 и выходную шину 9.
Устройство работает следующим образом.
Входной запоминаемый сигнал 5 (/) (фиг. 1) преобразуют в сигнал S-. (t) =S (t — т) (фиг, 3) путем задержки во времени и затем суммируют с компенсирующим сигналом
$к(t). Компенсирующий сигнал SK (t) формируют путем дифференцирования сигнала
S (/) и последующего его накопления, начиная с требуемого момента времени 6 начала запоминания (фиг. 2). Сформированный
: таким образом компенсирующий сигнал 5. (t) по амплитуде равен приращению преобразованного запоминаемого сигнала S-. (t) относительно его значения в момент времени 6 начала запоминания 5>.M (t) и обратный ему по знаку (фиг. 3). Величина задержки т запоминаемого синала S(t) определяется инерционностью процесса формирования компенсирующего сигнала 5. (t) В результате суммирования преобразованного запоминаемого сигнала S (/) с компенсирующим сигналом SK(t) формируется сигнал
S= x(t) постоянного уровня, равный по величине значению запоминаемого сигнала в момент времени 6 начала запоминания 5(6) (фиг. 3).
В зависимости от управляющего сигнала, поступающего на шину 2, устройство может работать в двух режимах: выборки (при отсутствии управляющего импульса) и запоминания (при поступлении управляющего импульса).
В обоих режимах на выходе линии задержки формируют сигнал путем задержки входного сигнала S-.. (t) во времени на величину т.
Величина т определяется параметрами линии 4 задержки и соответствует инерционности процесса формирования накопленного сигнала. В режиме выборки блок 5 накопления находится в режиме обнуления, а ключ 7 переключен таким образом, что второй вход сумматора 8 соединен с шиной 6 нулевого уровня. Таким образом, накопленный сигнал равен нулю.
Выходной сигнал устройства в этом режиме равен выходному сигналу линии задержки, т. е. повторяет (отслеживает) входной сигнал с задержкой во времени т (фиг. 3).
При поступлении на шину 2 сигнала разрешения записи в момент времени t=t. устройство переходит в режим запоминания.
При этом блок 5 накопления переходит в режим накопления, а ключ 7 переключается таким образом, что второй вход сумматора 8 подключается к выходу блока 5 накопления.
Накопленный сигнал, формируемый на выходе ключа 7, в этом режиме равен приращению преобразованного входного сигнала относительно его значения в момент времени 6 начала запоминания.
Таким образом, в режиме запоминания на выходе устройства формируется сигнал постоянного уровня, равный по амплитуде значению входного сигнала в момент времени 6 начала запоминания (фиг. 3). Амплитуда выходного сигнала устройства в режиме запоминания не зависит от изменения входного сигнала и времени t. Поэтому предлагаемый способ и устройство, его реализующее, позволяют практически увеличить время удержания (запоминания) требуемого значения входного сигнала на несколько порядков, а теоретически это время можно увеличить до бесконечно большой величины.
1. Способ запоминания аналогового сигнала, заключающийся в накоплении аналогового сигнала, отличающийся тем, что, с целью увеличения времени хранения и повышения быстродействия запоминания аналогового сигнала, перед накоплением аналоговый сигнал дифференцируют, накопленный аналоговый сигнал инвертируют и суммируют с аналоговым сигналом, причем аналоговый сигнал перед суммированием смещают во времени на величину, равную времени формирования накопленного сигнала.
2. Устройство для запоминания аналогового сигнала, содержащее ключ; блок накопления информации, выход которого соединен с первым входом ключа, сумматор, выход которого является выходом устроиства, отличающееся тем, что, с целью погышения быстродействия, оно содержит линию задержки, вход которой является информационным входом устройства, выход соединен с первым входом сумматора, блок дифференцирования, вход и выход которого соединены соответственно с входом линии задержки и информационным входом блока накопления информации, второй вход ключа соединен с входом запуска блока накопления информации и является входом разрешения записи устройства, а выход ключа соединен с вторым входом сумматора.
1383447
:l383447
Составитель Б. Венков
Редактор И. щербак Техред И. Верес Корректор О. Кравцова
Заказ 919/52 Тираж 590 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
1).3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4



