Цифровой частотный дискриминатор
Изобретение может использоваться в цифровых измерительных устр-вах и обеспечивает повышение достоверности работы. Цифровой частотньш дискриминатор содержит два канала, состояпщх из трех JK-триггеров 1,2, 3 (4,5,6), двух элементов И 7, 8 (9, 10) и элемента И-НЕ 11(12), элементы И-НЕ 13, 14, RS-триггер 15 и элемент И 16. Входные сигналы с периодами Т, Т поступают по шинам 20, 21. По шинам 17, 18, 19 поступают тактирующие последовательности соответственно ТИ 1, ТИ 3, ТИ 2. JK-триггеры 1, 4 устанавливаются в состояние 1 отрицательным перепадом соотв. входного сигнала . При Т Т разностные импульсы . проходят на выходную шину 23. При Т 7 Tj разностные импульсы проходят на выходную шину 24. При 1 т на выходных шинах 23, 24 импульсы отсутствуют . 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (5П 4 Н 03 D 13/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4084722/24-09 (22) 10.07.86 (46) 15.02.88. Вюл. и 6 (72) Е.В.Стриженов, С.В.Серегин и Л.А.Попова (53) 621.376.5 (088 ° 8) (56) Авторское свидетельство СССР й"-. 1211.849, кл. Н 03 D 13/00. (54) ЦИФРОВОЙ ЧАСТОТНЫЙ ДИСКРИМИНАТОР (57) Изобретение может использоваться в цифровых измерительных устр-вах и обеспечивает повьппение достоверности работы. Цифровой частотный дискриминатор содержит два канала, состоящих из трех,Ж-триггеров 1,2, 3 (4,5,6), ÄÄSUÄÄ 1374400 А1 двух элементов И 7, 8 (9, 10) и элемента И-НЕ 11(12), элементы И-НЕ 13, 14 RS-триггер 15 и. элемент И 16.
Входные сигналы с периодами Т, Т поступают по шинам 20, 21. По шинам
i7 18, 19 поступают тактирующие последовательности соответственно ТИ 1, ТИ 3, ТИ 2. JK-триггеры 1, 4 устанавливаются в состояние "1" отрицательным перепадом соотв. входного сигнала. При Т1 с Т разностные импульсы проходят на выходную шину 23. При
Т, Т разностные импульсы проходят на выходную шину 24. При Т„=Т на выходных шинах 23, 24 импульсы отсутствуют. 2 ил.
1374400
Изобретение относится к устройствам автоматического регулирования, может быть использовано в цифровых измерительных устройствах, а также может работать на вычислитель при об5 работке информации.
Цель изобретения — повышение достоверности работы.
На фиг.1 приведена структурная электрическая схема предложенного цифрового частотного дискриминатора; на фиг.2 - временные диаграммы работы, поясняющие его работу.
Цифровой частотный дискриминатор содержит два канала, каждый из которых содержит JK-триггеры 1 — 3 (4
6), элементы И 7 и 8 (9 и 10) и элемент И-НЕ 11(12), элементы И-НЕ 13 и 14, RS-триггер 15, элемент И 16, 20 входные шины 17 — 19 трех тактирующих последовательностей ТИ1, ТИЗ, ТИ2, входные шины 20 и 21 и шину 22 сброса.
Цифровой частотный дискриминатор работает следующим образом.
В исходном состоянии JK-триггеры
1 — 3 и 4 — 6 каждого канала установлены в нулевое состояние. Входные сигналы с периодами Т, и Т, например, когда T < Т, поступают по ши- 30 .нам 20 и 21 соответственно (фиг.2а, б), С приходом отрицательного перепада импульса по шине 20 JK-триггер 1 устанавливается в единичное состояние. Если на,шине 21 не появляется отрицательный перепад до прихода второго отрицательного перепада по шине
20, то с приходом второго отрицательного перепада по шине 20 триггер
2 устанавливается в единичное сос- 40 тояние. По отрицательному фронту тактового импульса ТИ1 (фиг.2в) 3К-триггер 3 устанавливается в единичное состояние. После этого по шине 18 приходит тактовый импульс ТИЗ (фиг.2г 45 и через элемент И 7 поступает на выход 23. Затем по шине 19 приходит тактовый импульс ТИ2 и через элементы
И-НЕ 11 и элемент И 8 устанавливает
JK-триггер 2 в нулевое, исходное, состояние. По ТИ1 3К-триггер 3 устанавливается в нулевое, исходное, состояние.
До прихода отрицательного перепада по шине 21 все последующие отрицательные перепады по входной шине 20 аналогично преобразуются и проходят через элемент И 7 «а выход 23 (фиг.2е) через элемент И 7 на выход 23 (фиг.2е), на выходе 24 импульсные сигналы в этом случае отсутствуют (фиг.2ж).
Когда сначала поступает отрицательный перепад по входной шине 20, который устанавливает JK-триггер 1 в единичное состояние, и до прихода второго отрицательного перепада по входной шине 20 приходит отрицательный перепад по входной шине 21, который устанавливает JK-триггер 4 в единичное состояние, тогда на всех входах элемента И-НЕ 13 присутствуют
"1", на выходе этого элемента И-НЕ
13 — "0", который устанавливает RSтриггер 15 в единичное состояние.
Нулевой выход RS-трИггера 15 переходит в нулевое состояние и сбрасывает
JK-триггеры 1,4,2 и 5 в нулевое (исходное) состояние.
Когда Т„=Т, после прихода отрицательного перепада по входной шине 20
JK-триггер 1 устанавливается в единичное состояние. Если отрицательный перапад по входной шине 21 пришел до прихода второго отрицательного перепада по входной шине 20, то на всех входах элемента И-HE 13 имеются "1", а на его выходе — "0", который устанавливает RS-триггер 15 в единичное состояние, нулевой выход RS-триггера
15 переходит в нулевое состояние и сбрасывает 3К-триггеры 1 и 4 в нулевое состояние. На инверсных выходах
JK-триггеров 1 и 4 имеются уровни
" 1", на всех входах элемента И-НЕ 14 присутствуют единичные сигналы, которые переводят выход элемента И-НЕ 14 в нулевое состояние и устанавливают
RS-триггер 15 в нулевое, исходное, состояние. На выходных шинах 23 и 24 импульсы отсутствуют.
Когда Т, > Т и цифровой частотный дискриминатор находится в исходном состоянии. С приходом отрицательного перепада по входной шине 21 JK-триггер 4 устанавливается в единичное состояние, Если отрицательный перепад по входной шине 20 поступает до прихода второго отрицательного перепада по входной шине 21, то JK-триггер 1 устанавливается в единичное состояние, элемент И-НЕ 13 устанавливается в нулевое состояние, нулевой сигнал с инверсного выхода RS-триггера 15 устанавливает JK-триггеры 1 и 4 в нулевое состояние, а потом через элемент И-HE 14 RS-триггер 15 устанавли1374400
До прихода отрицательного перепада по входной шине 20 все последующие отрицательные перепады по входной шине 21 аналогично. преобразуются и проходят через элемент И 9 на выход 24. 30
Таким образом, если Т, а Т, то разностные импульсы, поступающие по входной шине 20, проходят на выходную шину 23, если Т„> Т, то разностные импульсы, поступающие по шине 21, 35 проходят на выходную шину 24, если
Т, = Т, то на выходных шинах 23 и
24 имйульсы отсутствуют.
Формула изобретения
Цифровой частотный дискриминатор, содержащий два канала, кажцый из которых содержит первый JK-триггер, С-вход которого является входом канала, J- и К-входы являются входами сигналов логической единицы и логического нуля соответственно, второй и третий,Ж-триггеры, причем прямой и инверсный выходы второго JK-тригге- 5 ра подключены к J- и К-входам третьего .Ж-триггера соответственно, С-вход вается в исходное, нулевое, состояние.
Пусть по входной шине 21 пришел отрицательный перепад и установил
JK-триггер 1 в единичное состояние и до прихода отрицательного перепада по входной шине 20 пришел второй отрицательный перепад по входной ши не 21.
Второй отрицательный перепад по входной шине 21 устанавливает JKтриггер 2 в единичное состояние. По отрицательному фронту тактового импульса ТИ1 JK-триггер 6 устанавлива15 ется в единичное состояние. После этого по входной шине 18 приходит тактовый импульс ТИЗ и через элемент
И 9 выходит на выход 24. Затем по входной шине 19 приходит тактовый импульс ТИ2 и через элемент И-НЕ 12 и элемент И 10 устанавливает JK-триггер 5 в нулевое, исходное, состояние.
IIo ТИ1 .Ж-триггер 6 устанавливается в нулевое состояние. 25
1 которого является первым тактовым входом цифрового частотного дискриминатора, а прямой выход третьего JKтриггера подключен к первому входу первого элемента И-НЕ, второй вход которого является вторым тактовым входом цифрового частотного дискриминатора, первый элемент И, первый вход и выход которого являются третьим тактовым входом и выходом цифрового частотного дискриминатора соответственно, а также второй и третий элементы И-НЕ, выходы которых подключены к инверсным S- u R-входам RS-триггера соответственно, первый и второй входы второго элемента И-НЕ подключены к вторым входам первых элементов
И и прямым выходам первых JK-триггеров первого и второго каналов соответственно, инверсные выходы первых
JK-триггеров первого и второго каналов подключены к первому и второму входам третьего элемента И-НЕ соответственно, отличающийся тем, что, с целью повышения достоверности работы, в каждый канал введены второй элемент И, включанный между
R-входами первого и второго JK-триггеров, второй вход второго элемента
И подключен к выходу первого элемента И-НЕ, а также третий элемент И, первый вход которого соединен с Rвходом третьего JK-триггера. каждого канала и является входом сигнала сброса, второй вход — к инверсному выходу RS-триггера, а выход — к Rвходу первого JK-триггера каждого канала, причем третьи входы второго и третьего элементов И-НЕ объединены и подключены к инверсному выходу второго .Ж-триггера первого канала, инверсный выход второго JK-триггера второго канала подключен к объединенным четвертым входам второго и третьего элементов И-НЕ, при этом в каждом канале прямой и инверсный выходы первого JK-триггера подключены к J и К-входам второго JK-триггера, Свход которого соединен с С-входом первого Ж-триггера, а прямой выход третьего JK-триггера подключен к третьему входу первого элемента И.
Составитель А.Колосов
Редактор Л.Пчолинская Техред М.Ходанич Корректор А,Тяско
Заказ 618/54 Тираж 928 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4