Устройство для передачи информации псевдослучайными сигналами
Изобретение м.б. использовано при передаче информации, характеризующейся определенной статической избыточностью. Цель изобретения - повьшение скорости передачи информации . Устр-во содержит г-р 1 тактовых импульсов, счетчик 2, элемент И 6. Цель достигается тем, что в устр-во введены блок сравнения 3, блок триггеров 4, триггер управления 5, регистр сдвига 7, шифратор 8, два сумматора 9 ,10по модулю два. 1 ил. с (Л со G5 СА5 СП СП
СООЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51) 4 Н 04 1. 17 02! !
Я
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н AST0PCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4101 б 23/24-09 (22) 05.06;86 (46) 30.12.87. Бюл. Н - 48 (72) В.H.Kèñåëeâ и И.А.Кочеров (53) 621.394,61 (088.8) (56) Пении П.И. Системы передачи цифровой информации. М.: Сов.радио, 1976, с. 286-288, (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМА1ДИ ПСЕВДОСЛУЧАЙНАЯ СИГHAJIAHH
ÄÄSUÄÄ 1363515 А1 (57) Изобретение м.б. использовано при передаче информации, характеризующейся определенной статической избыточностью. Цель изобретения повышение скорости передачи информации. Устр-во содержит г-р 1 тактовых импульсов, счетчик 2, злемент
И 6. Цель достигается тем, что в устр-во введены блок сравнения 3, блок триггеров 4, триггер управления 5, регистр сдвига 7, шифратор 8, два сумматора 9,10по модулюдва.1 ил.
1363515
Изобретение относится к электросвязи и может быть использовано при передаче информации, характеризующейся определенной статической избыточностью.
Цель изобретения — повышение скорости передачи информации.
На чертеже изображена структурная электрическая схема предложенного устройства.
Устройство для передачи информации псевдослучайными сигналами содержит генератор 1 тактовых импульсов, счетчик 2, блок 3 сравнения, блок 4 триггеров, триггер 5 управления, элемент И 6, регистр 7 сдвига, шифратор 8, первый 9 и второй
10 сумматоры по модулю два, первый
11 и вторые 12 элементы ИЛИ.
Устройство работает следующим образом.
В зависимости от длины отрезка псевдослучайной последовательности (ПСП) в блоке 4 триггеров установки длины осечки IICII записывается в двоичном коде число элементарных сигналов (разрядов). Информация из блока 4 триггеров поступает на входы блока 3 сравнения.
После запуска генератор 1 тактовых импульсов начинает выдавать последовательности тактовых импульсов, которые поступают на вход элемента И 6 и вход (двоичного) счетчика 2. Счетчик 2 подсчитывает количество тактовых импульсов и выдает информацию в параллельном коде на блок 3 сравнения.
При совпадении двоичных кодов, поданных на входы блока 3 сравнения, t он выдает сигнал "1" на триггер 5 управления, который переходит от состояния "0" в состояние "1". С инверсного выхода триггера 5 управления сигнал "0" поступает на вход элемента И 6, запрещая прохождение через него тактовых импульсов. Таким образом, прохождение тактовых импульсов через элемент И 6 осуществляется при подсчете тактовых импульсов счетчиком 2.
Счетчик 2 импульсов переполнения включает генератор 1 тактовых импульсов и устанавливает в состояние "0" триггер 5 управления.
При необходимости передачи того или иного сообщения на один из входов вторых элементов ИЛИ 12 посту-. пает сигнал, с выходов которых сигнал подается на соответствующие входы шифратора 8, с выхода которого в регистр 7 сдвига в параллельном коде поступают первые разряды отрезка
ПСП. Таким образом, шифратор 8 задает начальные условия для работы регистра 7 сдвига. Для передачи любого
1р из "инверсных" сообщений сигналы поступают на другие входы вторых элементов ИЛИ 12 и на один из входов первого элемента ИЛИ 11. С соответствующего выхода элемента ИЛИ 12 сигнал подается на соответствующий вход шифратора 8, а с выхода первого элемента ИЛИ 11 сигнал подается на вход сумматора 9 по модулю два (поступает " 1") .
Zp Регистр 7 сдвига: осуществляет сдвиг записанной информации в моменты времени, определяемые поступлением на его первый. вход тактовых импульсов с выхода элемента И 6, 25 В сумматоре 10 по модулю два происходит сложение по модулю два третьего и шестого разрядов регистра 7 сдвига. С выхода сумматора 10 по модулю два информация записывается
30 в первый разряд регистра 7 сдвига.
С вьжода регистра 7 сдвига элементарные сигналы поступают на вход ,сумматора 9 по модулю два. Если на вход сумматора 9 по модулю два по35 дан с выхода элемента ИЛИ 11 сигнал
"0", то последовательность формируется без инверсии, если — сигнал
"1", то сумматор 9 по модулю два выполняет роль инвертора, и происхо40 дит инверсия элементарных сигналов
ПСП. С выхода сумматора 9 по модулю два в линию связи поступают соответственно прямая или инверсная по.следовательность.
45Формула изобретения
Устройство для передачи информации псевдослучайными сигналами, содержащее генератор тактовых импульсов, выход которого соединен с пер-, вым входом элемента И, выход которого соединен с первым входом регистра сдвига-, о т л и ч а ю щ е е с я тем что, с целью повышения скорости передачи информации, введены элементы
ИЛИ, шифратор, два сумматора по модулю два, регистр сдвига, блок триггеров, триггер управления и блок сравнения, выход которого соединен с
S .-входом триггера управления, инверСоставитель О.Геллер
Техред И.Попович Корректор М.Демчик
Редактор Т.Лазоренко.Заказ 6384/56
Тираж 636 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие,.г. Ужгород, ул. Проектная, 4
3 13635 сный выход которого подключен к второму входу элемента И, управляющий вход генератора тактовых импульсов подключен к R-входу триггера управ5 ления и к управляющему выходу счетчика, сигнальные выходы которого соединены с соответствующими первыми входами блока сравнения, вторые входы которого подключены к соответствующим выходам блока триггеров, выход первого элемента ИЛИ соединен с первым входом первого сумматора по . по модулю два, второй вход которого
4 соединен с первым входом второго сумматора по модулю два и с первым выходом регистра сдвига, второй выход которого подключен к второму входу второго сумматора по модулю два, выход которого соединен с вторым входом регистра сдвига, третьи входы которого подключены к соответствующим выходам шифратора, входы которого подключены к выходам соответствующих вторых элементов ИЛИ, входы которых соединены с соответствующими входами первого элементаИЛИ. !


