Устройство выделения циклового синхросигнала
Изобретение относится к электросвязи и повышает быстродействие. Устр-во содержит стробирующий блок 1, блок 2 тактовой синхронизации, регистр 3 сдвига, зл-ты НЕ 4 и 5, зл-ты И 6 - 8, эл-т ИЛИ 9. 1 ил. оо ел О5 N3 СП
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1. (!9) (И) (51)4 Н 04 ? 7 08
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
0 (21) 3999111/24-09 (22) 29 ° 12.85 (46) 30.11.87.Бюл. Р 44 (72) Г,К.Болотин и Н.И.Пунтус (53) 621 ° 394.662 (088.8) (56) Авторское свидетельство СССР
Р 924892, кл, Н 04 L 7/08, 1982.
Мартынов Е.M. Синхронизация в системах передачи дискретных сообщений, - M.: Связь, 1972, с.157, рис. 9.9. (54 ) УСТРОЙСТВО ВЫДЕЛЕНИЯ ЦИКЛОВОГО
СИНХРОСИГНАЛА (57) Изобретение относится к электросвязи и повышает быстродействие.
Устр-во содержит стробирующий блок
1, блок 2 тактовой синхронизации, регистр 3 сдвига, эл-ты НЕ 4 и 5, эл-ты И 6 — 8, эл-т ИЛИ 9. 1 ил.
1356251
Изобретение относится к электросвязи и может использоваться в системах передачи дискретных сообщений для осущестнления циклоной синхронизации.
Цель изобретения — повышение быстродействия °
На чертеже представлена структурная электрическая схема устройства ныделения синхросигнала.
Устройство вьделения циклового синхросигнала содержит стробирующий блок 1, блок 2 тактовой синхронизации, регистр 3 сдвига, первый и второй элементы НЕ 4 и 5, первый — третий элементы И 6-8, элемент ИЛИ 9.
Устройство вьделения циклового синхросигнала работает следующим образом.
Каждый и разрядный цикл передаваемого (в случае отсутствия помех и принимаемого) сообщения содержит К информационных разрядов и один синхронизирующий разряд. Местоположение этого разряда определяется на приемной стороне путем исследования корреляционной зависимости между синхронизирующим сигналом и информационными разрядами сообщения, Фактор случайности, имеющий место при передаче информационной части сообщения, приводит к случайному распределению единиц и нулей в передаваемых циклах сообщения, тогда как введенный синхросигнал имеет непрерывную повторяемость в одной точке цикла, Эта пов.торяемость и указывает границу (начало или конец) цикла сообщений„Повторяемость синхросигнала. B устройстве выделения цикловаго синхросигнала определяется путем непрерывного последовательного анализа принимаемой информации (входного сигнала).
В начальный момент в регистре 3 информация отсутствует, вследствие чего на его выходах присутствуют "0(, Поэтому на выходе второго элемента
НЕ 5 и на выходе первого элемента
НЕ 4 формируются уровни "1", По этой причине первый импульс, формируемый на дополнительном выходе блока тактовой синхронизации 2, проходит на выход третьего элемента И 8 (второй элемент И 7 закрыт по первому входу нулевым напряжением с выхода первого разряда регистра 3) и далее на ны— код устройства выделения циклового синхрасигнала и установочный вход ()
55 регистра 3> вследствие чего во все
его разряды записываются единицы,Таким образом устройство вьделения циклового синхросигнала оказынается подготовленным к поиску синхросигнала.
Входной сигнал (принимаемые элементы сообщения) поступает на информационный вход стробирующего блока 1 и вход блока 2 тактовой синхронизации, на выходах которого формируются тактовые импульсы, синхронные и синфазные элементы сообщения. Стробирующий блок 1 определяет значение (единичное или нулевое) каждого иэ принимаемых элементов сообщения и формирует на выходе импульсы в случае приема единичных элементов сообщения, Под действием тактовых импульсов с выхода блока 2 тактовой синхронизации происходит продвижение информации в регистре 3. Информация с выхода последнего разряда регистра
3 поступает на второй вход первого элемента И 6 (в первом цикле работы устройства выделения циклаваго синхросигнала это и единичных импульсов), на первый вход которого поступают с выхода стробирующего блока 1 импульсы, соответствующие ва времени поступлению элементов сообщения (входнага сигнала,, Первый элемент
И б осуществляет операцию логического умножения поступающей на его первый и второй входы информации, вследствие чего н регистре 3 происходит запись единицы в соответствующий разряд только при одновременном поступлении единичных па уровню сигналов на первый и второй входы первого элемента И б (к концу первого цикла работы устройства выделения цикловога синхрасигнала информация н регистре 3 соответствует п первым элементам входного сигнала), Ва втором и последующих циклах работы устройства выделения цикловаго синхросигнала производится последовательное логическое умножение разрядов информации, принятых в данном цикле передачи сообщений, на соответствующие разряды результата анализа, полученного из предьдущего цикла передачи.
Случайное чередование информационных -единиц и нулей в каждом информационном разряце принимаемых циклов и непрерывное поступление синхросиГнала (например, единичного разряда) в каждом цикле принодят к тому, что
1356251
ВНИИПИ Заказ 5814/56 Тираж 636, Подписное
Произв.-полигр. пр — тие, г. Ужгород, ул. Проектная, 4 в один из моментов времени в регистре 3 оказывается записанной комбинация 100...0. Единичный уровень сигнала с выхода первого разряда регист5 ра 3 подготавливает к работе по третьему входу второй элемент И 7.
Нулевые уровни сигнала с выходов разрядов (от второго до последнего) регистра 3 поступают на элемент ИЛИ 9, вследствие чего на выходе первого элемента НЕ 4 формируется единичный уровень сигнала, подготавливающий к работе по второму входу второй элемент И 7. Так как на втором и 15 третьем входах второго элемента И 7 присутствует единичный уровень сигнала (третий элемент И 8 в это время закрыт по первому входу нулевым уровнем сигнала с выхода второго элемента НЕ 5), то импульс, формируемый на дополнительном выходе блока 2 тактовой синхронизации, проходит на выход второго элемента И 7 (и дополнительный выход устройства выделения цик- 25 лового синхросигнала), что свидетельствует о выделении из входного сигнала синхросигнала, Так как в регистре 3 записана комбинация 100...0, а синхронизирующая единица поступает в каждом цикле сообщений, то период формирования сигналов на дополнительном выходе устройства выделения циклового синхро35 сигнала равен длительности цикла принимаемых сообщений.
В случае искажения синхронизирующей единицы (из-за воздействия помех) 40 в одном из циклов принимаемых сообщений в регистре 3 оказывается записанной комбинация 000...0. Вследствие этого на выходе второго элемента НЕ 5 и выходе первого элемента
НЕ 4 формируются единичные уровни сигнала, подготавливающие к работе третий элемент И 8 (второй элемент
И 7 в это время закрыт по третьему входу нулевым уровнем сигнала с выхода первого разряда регистра 3), а следовательно, импульс, формируемый на дополнительном выходе блока 2 тактовой синхронизации, проходит на выход третьего элемента И 8 и далее на выход устройства выделения циклового синхросигнала и установочный вход регистра 3, .записывая во все. его разряды единицы, Устройство выделения циклового синхросигнала оказывается подготовленным к процессу поиска синхро сигнала. Далее работа устройства выделения циклового синхросигнала осуществляется аналогично описанному.
Формула изобретения
Устройство выделения циклового синхросигнала, содержащее последовательно соединенные блок тактовой синхронизации и регистр сдвига, последовательно соединенные стробирующий блок и первый элемент И, а также элемент ИЛИ, второй элемент И и третий элемент И, выход которого соединен с установочным входом регистра сдвига, выход блока тактовой синхронизации подсоединен к тактовому входу стробирующего блока, причем объединенные информационный вход стробирующего блока и вход блока тактовой синхронизации и выход третьего элемента И являются соответственно входом и выходом устройства, о т л и— ч а ю щ е е с я тем, что, с целью повьппения быстродействия, в него введены первый и второй элементы НЕ,при этом дополнительный выход блока тактовой синхронизации подсоединен к первым входам второго и третьего элементов И, вторые входы которых подключены к выходу первого элемента
НЕ, третий вход второго элемента И объединен с входом второго элемента
НЕ и подключен к выходу первого разряда регистра сдвига, информационный вход которого подключен к выходу первого элемента И, второй вход которого объединен с входом элемента ИЛИ и подключен к выходу последнего разряда регистра сдвига, другие выходы разрядов которого подсоединены к соI ответствующим другим входам элемента ИЛИ, а третий вход третьего элемента И и вход первого элемента НЕ подключены соответственно к выходам второго элемента НЕ и элемента ИЛИ, причем выход второго элемента И является дополнительным выходом устройства.


