Устройство тактовой синхронизации
Изобретение относится к технике передачи цифровой информации и уменьшает время вхождения в синхронизм . Устр-во содержит задающий г-р I, делители частоты (ДЧ) 2-4, блок 5 вьщеления значащих моментов входного сигнала, эл-ты ИЛИ 6 и 7, эл-т И 8. Блок 5 содержит регистр 9 сдвига , полусумматор 10. При отсутствии входного сигнала на выходе полусумматора устанавливается состояние логич.О, что обеспечивает формирование сигнала, соответствующего логич.1 на выходе эл-та ИЛИ 7, и разрешает прохождение импульса с выхода ДЧ 4 через эл-т И 8. При появлении информац. сигнала на Ьыходе полусумматора 10 формируются импульсы, к-рые, поступая на вход эл-та РШИ 6, не разрешают прохождение, в эти моменты импульсов с ДЧ 4. 2 ил. СО САЭ СП о: го 4 00
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
„„SU„„1356248 А1 (51)4 Н 04 Ь 7/02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21 ) 3787109/24-09 (22) 31.08.84 (46) 30.11,87. Бюл. 1Ф 44 (72) В,В.Теленков, Н.К.Пынтя, А.Д.Кравцов, А.К.Сапелкин, И.Е,Титов и Н,Е.Шевченко (53) 621.396.662 (088,8) (56) Авторское свидетельство СССР
9 636813, кл. Н 04 Ь 7/04, 1976.
Авторское свидетельство СССР
У 661833, кл. H 04 Ь 7/02, 1977. (54) УСТРОЙСТВО ТАКТОВОЙ СИНХРОНИЗАЦИИ (57) Изобретение относится к технике передачи цифровой информации и уменьшает время вхождения в синхронизм, Устр-во содержит задающий г-р
1, делители частоты (ДЧ) 2-4, блок 5 выделения значащих моментов входного сигнала, эл-ты ИЛИ 6 и 7, эл-т
И 8. Блок 5 содержит регистр 9 сдвига, полусумматор 10. При отсутствии входного сигнала на выходе полусумматора устанавливается состояние лоIl гич.0, что обеспечивает формирование сигнала, соответствующего логич ° 1" на выходе эл-та ИЛИ 7, и разрешает прохождение импульса с выхода ДЧ 4 через эл — т И 8. При появлении информац. сигнала на 1зыходе полусумматора 1О формируются импульсы, к-рые, поступая на вход эл-та ИЛИ .6, не разрешают прохождение в эти моменЮ ты импульсов с ДЧ 4. 2 ил, 1356248
5 !
О
20
?5
Изобретение относится к технике передачи цифровой информации и может быть использовано для тактовой синхронизации приемных схем, Целью изобретения является уменьшение времени вхождения в синхронизм.
На фиг.! представлена функциональная схема устройства тактовой синхронизации; на фиг. 2 — временные диаграммы работы устройства.
Устройство тактовой синхронизации содержит задающий генератор 1, первый, второй и третий делители 2,3, и 4 частоты, блок 5 выделения значащих моментов входного сигнала, первый и второй элементы ИЛИ 6 и 7,элемент И 8, причем блок 5 выделения значащих моментов входного сигнала содержит регистр 9 сдвига и полусумматор 10.
Устройство работает следующим образом.
Задающий генератор 1 вырабатывает импульсы произвольной скважности (фиг.2а), которые поступают на вход первого делителя 2 частоты с частотой F. Первый делитель 2 частоты обеспечивает деление исходной частоты до величины F/2 (фиг.2б), а третий делитель частоты — до величины F/4 (фиг.2в), Информация, поступающая из канала связи (фиг,2ж) на вход регистра 9 сдвига блока 5 выцеления, записывается импульсами с частотой F/4 и поступает на вход полусумматора 10, При этом начало и конец информационного импульса фиксируются на выходе .полусумматора 10 импульсами длительностью
Т = 4/F (фиг.2з), При отсутствии входного сигнала на выходе полусумматора устанавливается состояние логического 0 (фиг.2г), что обеспечивает формирование сигнала, соответствующего логической 1 на выходе второго элемента ИЛИ 7, и разрешает прохождение импульсов с выхода третьего делителя 4 частоты (фиг.2в) через элементы И 8. Второй делитель 3 частоты ! при этом формирует выходные тактовые импульсы путем деления импульсов час— тоты F/4 (фиг.2д) на "и", которые выдает на выходе устройства (фиг.2е, для случая п=6), При появлении на входе устройства информационного сигнала (фиг„2ж) на выходе полусумматора 10 формируются импульсы (фиг. 2э ),которые, поступая на вход первого элемента ИЛИ 6, не разрешают прохождение н эти моменты импульсов с выхода третьего делителя 4 частоты (фиг.2и).
Работа второго элемента ИЛИ 7 определяется обратной связью элемента
ИЛИ 7. Сигнал в цепи обратной связи определяет напранление синхронизации.
В случае, если нходная информация опережает по фазе тактовую последовательность, то но время действия сигнала с выхода полусумматора 10 на выходе второго элемента ИЛИ 7 формируются два импульса (фиг.2к).При этом выходной сигнал элемента И 8 содержит на один импульс больше, чем сигнал частоты F/4 (фиг.2к), что определяет изменение фазы тактовой последовательности (фиг.2м).
В случае, если входная информация отстает по фазе от тактовой последовательности., то во время действия сигнала с выхода полусумматора 10 на вход второго делителя частоты 3 поступает на один импульс меньше (фиг, 2л), что определяет изменение фазы тактовой последовательности (фиг.
2н), !
Формула изобретения
Устройство тактовой синхронизации, содержащее соединенные последовательно задающий генератор и первый делитель частоты, элемент И и второй делитель частоты, выход которого является выходом устройства, а также блок выделения значащих моментов входного сигнала, вхоц которого является входом устройства, о т л и— ч а ю щ е е с я тем, что, с целью уменьшения времени вхождения в синхронизм, введены первый и второй элементы ИЛИ и третий делитель частоты, при этом вход третьего делителя частоты объединен с первым входом второ.— го элемента ИЛИ и подключен к выходу первого делителя частоты, выход третьего делителя частоты подключен к второму входу блока выделения значащих моментов входного сигнала и первому входу первого элемента ИЛИ, второй вход которого объединен с инверсным входом второго элемента
ИЛИ и подключен к. выходу блока выделения значащих моментов входного сиг! 356248
Составитель А.Андрианов
Редактор M.Áàíäóðà Техред M.Ходанич Корректор Л.Пилипенко
Тираж 636 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб,, д.4/5
Заказ 5814/56
Производственно-полиграфическое предприятие, г.Ужгород, ул.Проектная, 4 нала, выход *ервого элемента ИЛИ подключен к первому входу элемента И, второй вход которого подключен к выходу второго элемента ИЛИ, второй вход которого подключен к выходу второго делителя частоты.


