Цифроаналоговый преобразователь с многофазным выходом
Изобретение относится к автоматике и вычислительной технике и может быть использовано в многофазных системах ав.томатического регулирования электропривода. Целью изобретения является повышение надежности за счет упрощения преобразователя. Цифроана00 ел 05 ГчЭ o ел Фиб.1
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН
„„SU„„1356225 A 1 (sg 4 Н 03 М 1/82
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
gO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
Н АВТОРСКОЬ У СВИДЕТЕЛЬСТВУ (21) 3970679/24-24 (22) 20,09,85 (46) 30.11.87. Бюл. ¹ 44 (72) В.И. Кочергин (53) 681.325(088.8) (56) Авторское свидетельство СССР № 323327, кл. Н 03 М 1/82, 1972 °
Авторское свидетельство СССР № 1056447, кл. Н 03 M 1/82 1976. (54) ЦИФРОАНАЛОГОВЫЙ ПРЕОБРАЗОВАТЕЛЬ
С МНОГОФАЗНЫМ ВЫХОДОМ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в многофазных системах автоматического регулирования злектропривода, Целью изобретения является повышение надежности за счет чпрощения преобразователя. ЦифроанаОПИСАНИЕ ИЗОБРЕТЕНИЯ
1356225
C C C
1, =Ь а (сЬч с а с,а, с(а(, с а,, а,, с,а, .
1 = Ь,а v с,Ь, ч логовый преобразователь (ЦАП) содержит генератор 1 импульсов, счетчик
2 импульсов и сумматор 3, старшие разряды которых выполнены в многофазном коде с числом фаз в два раза меньшим числа фаз устройства, а также блок 4 формирования многофазного сигнала. При нулевом значении входного кода сигналы фаз старшего разряда счетчика 2, который работает в режиме непрерывного счета импульсов частоты
Изобретение относится к автоматике и вычислительной технике и может быть использовано в многофазных системах автоматического регулирования электропривода.
Цель изобретения — повышение надежности за счет упрощения преобразователя.
На фиг. 1 приведена структурная схема цифроаналогового преобразователя с многофазным выходом (для случая регулирования сдвигом переднего фронта импульса); на фиг. 2а,б - диаграммы изменения соответственно скважности фаз выходных сигналов устройст1 ва и сигналов фаз старшего разряда сумматора при изменении скважности выходных импульсов сдвигом переднего фронта; на фиг. За,б — диаграммы при, изменении скважности выходных импульсов сдвигом заднего фронта.
Цифроаналоговый преобразователь с многофазным выходом содержит генератор 1 импульсов, счетчик 2 импульсов, сумматор 3, старшие разряды которых, выполнены в многофазном коде с числом фаз в два раза меньшим числа фаз устройства, блок 4 формирования мно- гофазного сигнала, выходные шины 5 и шины 6 входного кода.
I (Выходные шины старших разрядов А, С соответственно счетчика 2 суммаI
Ф тора 3 и шины В старших разрядов входного кода соединены с входами блока 4, содержащего в каждой из ш фаз устройства элемент ЗИ-ИЛИ на трех, двухвходовых элементах И, выходы ко» ! торых соединены с входами трехвходового элемента ИЛИ. генератора 1, передаются на выходные шины сумматора 3 без изменения. При увеличении входного кода, например, на единицу младшего разряда все выходные сигналы фаз сумматора 3 будут сдвинуты на единицу относительно выходных сигналов фаз счетчика 2 и т.д. вплоть до максимального значения кода на шинах 6 входного кода. Многофазный сигнал формируется с помощью блока 4 на выходных шинах 5. 3 ил, I
При регулировании сдвигом переднего фронта импульса для первой фазы устройства соединение этих элементов определяется логическим выражением
1, = Ь„а„ч с„Ь„ч с„а„, а последующие логические выражения для фаз устройства получаются циклическим сдвигом выходных сигналов счЕ(гчика и сумматора из рядов тогда для второй фазы устройства
1 = Ь„а„, v cn;Ь, v с„;an- и т.д.
При регулировании сдвигом фронта
20 импульсов необходимо выходные сигналы счетчика и сумматора подать в обратном коде.
Рассмотрение работы проведем на .
2Б примере шестифазного варианта устройства. Тогда логические зависимости, определяющие построение блока 4, при регулировании сдвигом переднего фронта импульсов определяются следующими
Э0 логическими выражениями
1> Ь а, v ñib, V
ЗБ
1 Ь,,а (с.,Ь Ч
1z b a v c>b > v
1 -b а, ч с„Ь ч
1356225
15 ст= с,= а,.
25
30
50 (2) При нулевом значении входного сигнала В = 0 сигналы фаз старшего разряда счетчика 2, который работает в режиме непрерывного счета импульсов частоты генератора 1, передаются на выходные шины сумматора 3 без изменения с =аз э с = аг< << = а< сз= а»
При увеличении входного сигнала В, например, на единицу младшего разряда все выходные сигналы фаз С будут сдвинуты на единицу- относительно
I сигналов фаз А влево (фиг,26) и т,д. вплоть до максимального значения входного сигнала В „, когда они снова совпадут со значениями сигналов фаз А. На фиг. 26, которая представляет собой развертку поверхности тора показано изменение прямых и инверсных выходных сигналов фаз с<, с, с э старшего раряда сумматора в функции сигнала входного кода В. Поскольку выходные сигналы фаз 1, — 1 цифроаналогового преобразователя на развертке поверхности тора представляют собой прямоугольный треугольник (фиг. 2а), где по мере увеличения сигнала входного кода QT нуля до В„< << скважность выходных сигналов изменяется от 0 до 1, то логические выражения 1 полностью определяют "площади этих треугольников через выходные сигналы старших разрядов счетчика А, сумматора С, входного кода В, При регулировании сдвигом заднего фронта импульсов логические зависимости, определяющие построение блока
4,. запишутся
1, = ЬзИъv сзЬз v c,,a3ф
1 = Ь а, н с Ь ч ñc, а,, 1> = Ь,а, ч с Ь,ч с а
14 = Ъъаэ v с вb,ч ñc а3, 1< = b,a, ч с,b,÷ с<а<, 16 = Ь з а v <"- b з w с а х < и поскольку на первый вход сумматора .
3 сигналы А (A",A ) подаются в обратном коде, на его выходе будет выдаваться результат вычитания (А-В), когда при увеличении входного сигнала
В, например, на единицу младшего разряда все выходные сигналы фаз С будут сдвинуты на единицу относительно сигнала фаз А вправо (фиг.36) и т.д, вплоть до максимального значения входного сигнала В„ „, когда они снова совпадут со значениями сигналов фаз А . Аналогично рассмотренному вы1 ше выходные сигналы фаз 1, — 16, которые на развертке поверхности тора представляют собой "площади" прямоугольных треугольников (фиг. 3a), полностью определяются логическими выражениями (2).
Таким образом, поедложенная схема цифроаналогового преобразователя содержит в два раза меньше фаз в старших разрядах счетчика и сумматора при незначительном усложнении блока 4, Формула изобретения
1. Цифроаналоговый преобразователь с многофазным выходом, содержащий генератор импульсов, выход ко,— торого соединен с входом счетчика импульсов, выходы младших разрядов которого соединены с соответствующими
I первыми входами младших разрядов сумматора, первые входы и-фаэного старшего разряда которого объединены с соответствующими входами первой группы блока формирования многофазного сигнала и соответственно под,ключены к выходам и-фаэного старшего
35 разряда счетчика импульсов, вторые входы сумматора являются соответствующими шинами младших и старшего разрядов входного кода, а выходы сумматора соответственно подключены к входам второй группы блока формирования многофаэного сигнала, ltl no числу выходных фаз, выходов которого являются соответствующими выходными шинами, отличающийся тем, что, с целью повышения надежности эа счет упрощения преобразователя,третий вход блока формирования многофазного сигнала является и-й шиной старшего разряда входного кода.
2. Преобразователь по п.1, отличающийся тем, что блок формирования многофазного сигнала выполнен на ш элементах ЗИ-ИЛИ, выходы которых являются соответствующими
55 BûõoäàMè формир8вания многофазного сигнала при этом первые и вторые третьи и четвертые входы. всех элементов ЗИ-ИЛИ попарно объединены и являются соответствующими входами
135б225 соответственно первой и второй групп элементов ЗИ-ИПИ объединены и являютблока формирования многофазного сиг- ся третьим входом блока формирования нала, а пятый и шестой входы всех многофазного сигнала..!
Ь I<нпк
I < гтак
Составитель В. Войтов
Te>PeÐ, Л.Сердюкова
Корректор А. Зимокосов
Редактор А. Долинич
Заказ 5812/55.Тираж 900 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, )К-35, Раушская наб., д. 4/5 ул. Проектная, 4
Производственно-полиграфическое предприятие, r. Ужгород, 8
Г (а
Пр
G y



