Аналоговое запоминающее устройство
Изобретение относится к вычислительной и контрольно-измерительной технике, з частности к устройствам аналоговой и аналого-цифровой обработки сигналов. Целью изобретения является повьппение быстродействия аналогового запоминающего устройства. Поставленная цель достих ается введением конденсатора 3 и ключа 6, что позволяет использовать быстродействующие ключи, схемы управления которых могут иметь повьшенные паразитные коммутационные помехи. Динамические свойства устройства улучшаются за счет исключения усилителя 1 из цепей прохождени5 сигнала в режиме выборки , 1 ил, Вход Во/ход со иС1 00 со fOi о л.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (51)4 G 11 С 27 00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCKOMY СВИДЕТЕЛЬСТВУ . 3
/ХОд
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4018285/24-24 (22) 05,02.86 (46) 30.10,87, Бюл. У 40 (72) M.М,Корытный (53) 681.327.66 (088.8) (56) Авторское свидетельство СССР
Ф 881868, кл, G 11 С 27/00, 1980.
Авторское свидетельство СССР
Ф 875466) кл. G 11 С 27/00, 1980. (54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной и контрольно-измерительной технике, в частности к устройствам
„„SU„„1348910 А1 аналоговой и аналого-цифровой обработки сигналов, Целью изобретения является повышение быстродействия аналогового запоминающего ус"ройства, Поставленная цель достигается введением конденсатора 3 и ключа 6, что позволяет использовать быстродействующие ключи> схемы управления которых могут иметь повышенные паразитные коммутационные помехи, Динамические свойства устройства улучшаются за счет исключения усилителя 1 из цепей прохождения сигнала в режиме выборки ° 1 ил °
Состави гель Н,Пикаров
Техред М.Ходанич Корректор Н.Король
Редактор Т,Лазоренко
Заказ 5196/52 Тираж 587 Поцписное
БНИИПИ Государ<:твенного комитета СССР по делам изобретений и открытий
113035, Москв.i, Ж-35, Раушская наб., д.4/5
1роизнодстненно-полн рафическое предприятие, г,ужгород, ул.Проектная, 4
13489
Изобретение относится к вычислительной и кснтрольно-измерительной технике, в частности к устройствам аналоговой и аналого-цифровой обра5 ботки сигналов, Целью изобретения является повышение быс тродейс твия аналогового запоминающего ус тройства, На чертеже представлена функциональная схема устройства, Устройство содержит операционный усилитель 1> накопительные элементы на конденсаторах 2 и 3 и ключи 4-7 °
Устройство работает следующим об- 15 разом.
В режиме выборки входного сигнала ключи 4,6,7 замкнуты, а ключ 5 разомкнут ° Усилитель 1 через ключ 7 охватывается глубокой отрицательной обратной связью и потенциал на его выходе близок к напряжению смещения нуля данного усилителя, На конденсаторе 2 отслеживается мгновенное значение входного сигнала, на конденсато- ?5 ре 3 выделяется близкое к нулю напряжение смещения нуля усилителя 1, При переходе ус.тройства к режиму хранения состояния ключей изменяются на противоположгпсе ° На конденсаторе Зп
2 фиксируется амплитуда сигнала,присутствующего на входе устройства в момент переключечия, При этом на выходе устройства также устанавлив;ется величина напряжения, заполненного на конденсатсре 2, приче 1 напряжение смещения операционного усилителя 1 компенсируется напряжением, запомненным на &нленсаторе 3. Тем самым предложенное устроиство характеризуао ется вшсокой точностью, Повьипение быстродействия предложенного устройства достиг ается исключением опера ционного усилителя из цепи заря >а
1О г конденсатора 2. При этом улучшаются динамические характеристики устройства, поскольку реальный операционный усилитель — всегда нелинейный элемент и его выходной ток ограничен как по величине, так и по скорости изменения, Падение напряжения на сопротивлении открытого ключа 6 в режиме выборки от тока заряда конденсатора 2 запоминается на конденсаторе 3 и в режиме хранения компенсируется аналогично напряжению смещения нуля усилителя I. Поэтому введение в предложенное устройство ключа 6 не увеличивает динамическую составляющую ошибки, Формула изобретения
Аналоговое запоминающее устройство, содержащее операционный усилитель, неинвертирующий вход которого подключен к шине нулевого потенциала устройства, а выход соединен с входами первого и второго ключей и является выходом устройства, первый накопительный элемент на первом конденсаторе> одна обкладка которого соединена с выходами первого и третьего ключей, вход третьего клюта является входом устройства, выход второго ключа соединен с инвертирующим входом операционного усилителя, отличающее с я тем, что, с целью повышения быстродействия устройства, в него введены четвертый ключ и второй накопительный элемент на втором конденсаторе, одна обкладка которого соединена с выходом второго ключа, другая обкладка с другой обкладкой первого конденсатора и входом четвертого ключа, выход которого подключен к шине нулевого потенциала,

