Устройство для контроля последовательности периодических сигналов
Изобретение относится к вычислительной технике и может быть использовано в цифровых устройствах и устройствах передачи информации. Цель изобретения - сокращение оборудования . Контролируемая последовательность поступает на информационный вход 7 устройства. Перед началом работы триггеры 3, 6 устанавливаются соответственно в единичное и нулевое состояния сигналами по установочным входам 8, 9 устройства. Первый импульс контролируемой последовательности поступает на второй вход сумматора 2 по модулю два. Так как первый вход сумматора 2 соединен с информационным входом 7 устройства через первый элемент задержки 1, то на его выходе появляется единичный сигнал, который переключает первый триггер 3 по счетному входу в нулевое положение . Этот же сигнал через второй элемент задержки 4 поступает на нулевой вход первого триггера 3, прямой выход которого соединен с первым входом элемента И 5, выход которого соединен с единичным входом второго три1- гера 6. Триггер 6 остается в нулевом состоянии. В дальнейшем, при отсутствии нарушения в периодичности контролируемой последовательности сигналов , на выходе сумматора 2 по модулю два всегда присутствует нулевой сигнал , т.к. длительность задержки элемента задержки 1 выбрана равной периоду следования сигналов. При этом состояние триггеров 3, 6 не изменяется . При небольших девиациях периода контролируемой последовательности на (Л 00 Is5 1чЭ ЬО 00
СОЮЗ СОВЕ ТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
А1 (19) (П) (s)) 4 С 06 F 11/16
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И QTHPblTHA (21) 401 91 08/24-2 4 (22) 10. 02. 86 (46) 07.07.87. Бюл. Ф 25 (72) С.Н.Ази и Е.И.Бобыр (53) 681.3(088.8) (56) Авторское свидетельство СССР
В 817717, кл. С 06 F 11/00, 1979.
Авторское свидетельство СССР
Р 1121675, кл. С 06 F 11/16, 1983. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТИ ПЕРИОДИЧЕСКИХ СИГНАЛОВ (57) Изобретение относится к вычислительной технике и может быть использовано в цифровых устройствах и устройствах передачи информации.
Цель изобретения — сокращение о6орудования. Контролируемая последовательность поступает на информационный вход 7 устройства ° Перед началом работы триггеры 3, 6 устанавливаются соответственно в единичное и нулевое состояния сигналами по установочным входам 8, 9 устройства. Первый импульс контролируемой последовательности поступает на второй вход сумматора 2 по модулю два. Так как первый вход сумматора 2 соединен с информационным входом 7 устройства через первый элемент задержки 1, то на его выходе появляется единичный сигнал, который переключает первый триггер 3 по счетному входу в нулевое положение. Этот же сигнал через второй элемент задержки 4 поступает на нулевой вход первого триггера 3, прямой выход которого соединен с первым входом элемента И 5, выход которого соединен с единичным входом второго триггера 6. Триггер б остается в нулевом состоянии. В дальнейшем, при отсутствии нарушения в периодичности контролируемой последовательности сигналов, на выходе сумматора 2 по модулю два всегда присутствует нулевой сигнал, т.к. длительновть задержки элемента задержки 1 выбрана равной периоду следования сигналов. При этом состояние триггеров 3, 6 не изменяется. При небольших девиациях периода контролируемой последовательности на
13 выходе сумматора 2 по модулю два присутствуют два узких импульса, так что триггер 3 снова остается в нулевом состоянии. При пропадании сигнала в контролируемой последовательности триггер 3 устанавливается в единичное
22287 положение, и сигнал с выхода второго элемента эадержки 4 проходит через элемент И 5 и устанавливает второй триггер 6 в единичное состояние. На выходе 10 устройства формируется сигнал неисправности. 2 ил.
Изобретение относится к вычислительной технике и может быть использовано в цифровых устройствах и устройствах передачи информации.
Целью изобретения является сокращение оборудования.
На фиг. 1 приведена функциональная схема предлагаемого устройства, на фиг.2 — временная диаграмма, поясня— ющая работу устройства. 1О
Устройство для контроля последовательности периодических сигналов содержит первый элемент 1 задержки, сумматор 2 по модулю два, первый триггер 3, второй элемент 4 задержки, элемент И 5, второй триггер 6, информационный вход 7 устройства, первый 8 и второй 9 установочные входы и выход
10 устройства.
Устройство работает следующим образом.
В исходном состоянии, перед подачей контролируемой последовательности на . информационный вход 7 устройства, первый 3 и второй 6 триггеры, устанавливаются соответственно в единичное и нулевое состояния путем подачи управляющих сигналов на установочные входы 8 и 9 устройства.
Работу устройства рассмотрим по временным диаграммам на фиг.2.
На фиг.2 буквами обозначены: А— сигналы на входе первого элемента 1 задержки;  — на первом входе сумматора 2 по модулю два, С вЂ” на счетном 35 входе первого триггера 3; D — на первом входе элемента И 5, E — - на выходе элемента 4 задержки; F — - на выходе элемента И 5 °
Рассмотрим работу устройства при 40 поступлении первого импульса контролируемой последовательности (фиг.2а).
Этот импульс поступает на второй вход сумматора 2 по модулю два и, по2 скольку на первом входе действует нулевой сигнал с выхода первого элемента 1 задержки, на выходе сумматора
2 по модулю два появляется импульс, который поступает на счетный вход первого триггера 3 и переводит его в нулевое состояние, а также поступает на вход второго элемента 4 задержки и задерживается на время 2с„, где — длительность импульса контролируемой последовательности.
С выхода второго элемента 4 задержки импульс поступает на второй вход элемента И 5, закрытого по первому входу нулевым сигналом с выхода первого триггера 3, В результате второй триггер 6 не меняет свое состояние и сигнал неисправности не вырабатыва-. ется.
Второй импульс последовательности (фиг.2б) поступает на вход первого элемента 1 задержки и второй вход сумматора 2 по модулю два. Одновременно на первый вход сумматоры 2 по модулю два поступает задержанный на период повторения (Т„) в первом элементе 1 задержки первый импульс последовательности. На выходе сумматора
2 по модулю два нулевой сигнал и остальные элементы устройства не изменяют своего состояния. С приходом третьего и;г.д. импульсов последовательности устройство работает аналогично описанному.
В реальных системах генераторы импульсов могут иметь некоторую нестабильность частоты и формы импульсов.
При применении предлагаемого устройства к генератору импульсов последовательности должны быть предъявлены следующие требования: по стабильности периода повторения (частоты) - реальные значения времени между соседними
1322287 импульсами последовательности
1, 1 должны удовлетворять неравенствам.
Т +7. >t ) Т вЂ” Г и ь 4, ° б 1 п и где д — номер импульса в последовательности, i = 1, 2,..., т.е.. смещение соседних импульсов не должно превышать длительности импульса;
-по амплитуде — амплитуда должна превышать порог срабатывания логических элементов устройства, а раз- 10 ность между амплитудами соседних импульсов должна быть меньше этого порога;
-по длительности импульсов — соседние импульсы в последовательности должны отличаться по длительности на такую величину, чтобы импульс с длительностью Гц †ь < не мог вызвать переключения триггера.
В случае, если импульсы на входах 20 сумматора 2 по модулю два рассовмещены на время не более „, устройство работает следующим образом (фиг.2в).
Пришедший раньше импульс проходит на выход сумматора 2 по модулю два и передним фронтом, воздействуя на счетный вход триггера 3, переключает
его в единичное состояние. Затем на другой вход сумматора 2 по модулю два поступает запоздавший импульс и его передним фронтом формируется задний фронт первого импульса, поступающего на счетный вход триггера 3. Некоторое время (меньше „ ) на выходе сумматора 2 по модулю два будет нулевой сиг-35 нал. При окончании действия импульса пришедшего раньше, его задним фронтом формируется передний фронт второго импульса (оба они имеют длительность меньшую c„, но достаточную для пере-40 ключения триггера), который, поступая на счетный вход триггера 3, переключает его в нулевое состояние.
Таким образом, на выходе сумматора
2 по модулю два будут сформированы два импульса с длительностью, меньшей
Эта пара импульсов, задержанная вторым элементом 4 задержки на время
2 „, поступает на второй вход элемента И 5, который по первому входу за-50 крыт нулевым сигналои с выхода первого триггера. На единичном входе второго триггера 6 будет нулевой сигнал.
Сигнал неисправности на выходе 10 устройства не вырабатывается. 55
При пропадании или появлении лишнего импульса в последовательности устройство работает одинаково (фиг.2г).
В этом случае импульс поступает только на один иэ входов сумматора 2 по модулю два. С его выхода импульс поступает на счетный вход первого триггера 3 и переводит его в единичное состояние, а также на вход второго элемента 4 задержки, где задерживается на 2 с„ и поступает на второй вход элемента И 5, открытого по первому входу единичным сигналом с выхода первого триггера 3. С выхода элемента И 5 импульс поступает на вход установки в единицу второго триггера 6 и переводит его в единичное состояние. Вырабатывается сигнал контроля. Кроме того, с выхода второго элемента 4 задержки импульс поступает на вход установки в ноль первоготриггера 3 и переводит его в нулевое состояние. Поскольку время срабатывания триггера 3, как минимум, в два раза больше времени срабатывания элемента
И 5, то элемент И 5 успеет пропустить на выход импульс и перевести триггер
Ь в единичное состояние, что вызывает появление сигнала неисправности на выходе 10 устройства.
Для возобновления работы устройства после принятия рациональных мер по устранению отказа или последствий сбоя необходимо привести устройство в исходное состояние и снова подать на его вход контролируемую последовательность периодических сигналов.
Формула изобретения
Устройство для контроля последовательности периодических сигналов, содержащее два элемента задержки, два триггера и элемент И, причем вход первого элемента задержки является информационным входом устройства, о тл и ч а ю щ е е с я тем, что, с целью сокращения оборудования, оно содержит сумматор по модулю два, причем выход первого элемента задержки соединен с первым входом сумматора по модулю два, выход которого соединен с входом второго элемента задержки и
I счетныи входом первого триггера, выход которого соединен с первым входом элемента И, выход которого соединен с единичныи входом второго триггера, выход которого является выходом устройства, вход первого элемента задержки объединен с вторым входом сумматора по модулю два, выход второго элемента задержки соединен с нулевым
1322287
Составитель В.Гречнев
Техред И.Попович Корректор А Тяско
Редактор А.Шандор
Закаэ 2866/46
Тираж 672 Подписное
ВНИИПИ Государственного комитета СССР по делам иэобретеннй и открытий
113035, Москва, Ж-35 Рауйекая наб., д. 4/5
Проиэводственно-полиграфическое предприятие, г. ужгород, ул. Проектная, 4 входом первого триггера и вторым входом элемента И, единичный вход первого триггера и нулевой вход второго триггера являются соответственно первым и вторым установочными входами устройства.