Устройство для контроля коммутационных матриц
Изобретение относится к телефонной связи и уменьшает время контроля. Устр-во для контроля коммутационных матриц (КМ) 1 содержит ключи 2 управления, распределитель 3 вертикальных рядов КН 1, задающий г-р 4, УК-триггер 5 управления синхро1 т низацией, делитель 6 частоты, блок 7 управления , блок 8 формирования интервалов, t п-разрядные регистры 9 состояния контактов , блок 10 обнаружения отклонений, счетчик 11 разрядов регистра, 1 блоков 12 формирования сигнала отклонения, RS-триггер 13 считывания регистров, эл-т ИЛИ-НЕ 14, блок 15 индикации. Полный цикл контроля КМ 1 заканчивается гцэсле проведения периодов контроля срабатывания и отпускания для всех вертикальных рядов КМ 1. При этом с выхода распределителя 3 на вход А1 блока 7 подается логич. «1, по которой блок 7 вырабатывает сигналы, обеспечивающие исходное состояние устр-ва. 3 табл. 2 ил. (Л оо со со
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51) 4 H 04 М 3 22 у Рс@
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АBTOPGHOMY СВИДЕТЕЛЬСТВУ
Uï
Фиг.1
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4017129/24-09 (22) 04.02.86 (46) 23.06.87. Бюл. № 23 (72) В. А. Колганов и Л. Г. Назаренко (53) 621.395.664 (088.8) (56) Колганов В. А. и др. М"нтаж и наладка комплексов электросвязи. М., вып 2/10, !
980, с. 21 — 26. (54) УСТРОИСТВО ДЛЯ КОНТРОЛЯ
КОММУТАЦИОННЫХ МАТРИЦ (57) Изобретение относится к телефонной связи и уменьшает время контроля. Устр-во для контроля коммутационных матриц (КМ)
1 содержит ключи 2 управления, распределитель 3 вертикальных рядов КН 1, задающий г-р 4, УК-триггер 5 управления синхроBU» 1319310 А1 низацией, делитель 6 частоты, блок 7 управления, блок 8 формирования интервалов, 1. и-разрядные регистры 9 состояния контактов, блок 10 обнаружения отклонений, счетчик ll разрядов регистра, 1 блоков 12 формирования сигнала отклонения, RS-триггер 13 считывания регистров, эл-т ИЛИ вЂ” НЕ
14, блок 15 индикации. Полный цикл контроля КМ 1 заканчивается после проведения периодов контроля срабатывания и отпускания для всех вертикальных рядов КМ 1.
При этом с выхода распределителя 3 на вход А1 блока 7 подается логич. «1», по которой блок 7 вырабатывает сигналы, обеспечивающие исходное состояние устр-ва.
3 табл. 2 ил.
1319310
Таблица 1 о о -Г о
0 1 О
00 О О
О 1
Изобретение относится к телефонной связи и может быть использовано для контроля коммутационных матриц телефонных станций.
Цель изобретения — уменьшение времени контроля.
На фиг. 1 представлена структурная схема устройства для контроля коммутационных матриц; на фиг. 2 — временные дна грам мы, поясняющие работу устройства контроля.
Устройство для контроля коммутационных матриц 1 содержит ключи 2 управления, распределитель 3 вертикальных рядов коммутационной матрицы 1, задающий генератор
4, JK-триггер 5 управления синхронизацией, делитель 6 частоты, блок 7 управления, блок 8 формирования интервалов, 1п-разрядные регистры 9 состояния контактов, блок 10 обнаружения отклонений, счетчик
11 разрядов регистра, 1 блоков 12 формирования сигнала отклонения, RS-триггер 13 считывания регистров, элемент ИЛИ вЂ” HE
14 и блок 15 индикации.
Устройство для контроля коммутационных матриц работает следующим образом.
В исходном состоянии распределитель 3 вертикальных рядов и JK-триггер 5 удерживаются в состоянии «О» сигналами, поступающими с выходов блока 7 управления (логика работы блока 7 управления приведена в табл. 1). При этом на всех выходах распределителя 3 вертикальных рядов установлены уровни «О». Также удерживается в состоянии «О» RS-триггер 13 считывания регистров, с инверсного выхода которого сигнал подается на входы А2 блоков 12 формирования сигналов отклонения, что вызывает появление на их выходах сигнала 1.
Таким образом, на К-вход JK,-триггера 5 управления синхронизацией с элемента
ИЛИ вЂ” HE 14 подается l.
Сигналы на входах игналы на выходах
А1 А2 АЗ А4 В1 52 В3
-Г о о о о
О О 1 О О
Примечание
à — положительный перепад напряжения; х
1 — одиночный импульс .
Сигнал «Пуск», воздействуя на вход А5 блока 7 управления, вызывает снятие сигналов удержания в состоянии О с распределителя 3 вертикальных рядов и JK -триггера
5 управления синхронизацией. Под воздействием импульсов с задающего генератора
4 JK-триггер 5 управления синхронизацией начинает работать в счетном режиме. Импульсы с прямого выхода JK-триггера 5 управления синхронизацией поступают на вход делителя 6 частоты, выходные импульсы которого (фиг. 2 а) определяют период контроля срабатывания, равный длительности импульса, и период контроля отпускания, равный длительности паузы между импульсами, а также служат для управления распределителем 3 вертикальных рядов. С выходов распределителя 3 вертикальных рядов поступают на входы ключей 2 управления, на другие входы которых поступают сигналы с выхода делителя 6 частоты. Ключи
2 управления служат для подачи питания на реле коммутационной матрицы 1. Такое решение обеспечивает формирование цепей срабатывания для всех реле вертикального ряда коммутационной матрицы 1 в периоде контроля срабатывания и прерывание этих цепей в периоде контроля отпускания.
Контактные цепи горизонталей коммутационной матрицы 1 подключены к и входам Сп-разрядных регистров 9 состояния контактов, причем к входам каждого из регистров 9 состояния контактов подключены одноименные контактные цепи горизонталей коммутационной матрицы 1. Эти же цепи подключены к первым входам блока 10 обнаружения отклонений, на выходе которого формуется сигнал переключения в состояние «!» RS-триггера 13 считывания регистров и в момент появления на входе блока 10 обнаружения отклонений стробирующего импульса с выхода блока 8 формирования интервалов. Сигнал переключения RS-триггера 13 по его S-входу вырабатывается при наличии на первых входах
А! блока 10 обнаружения отклонений хотя бы одной «1» в периоде контроля срабатывания или хотя бы одного «О» в периоде контроля отпуска ния. Сигнал периода поступает на вход АЪ блока 10 обнаружения отклонений с выхода делителя 6 частоть (фиг. 2 а).
Сигналом с выхода делителя 6 частоты, соответствующим периоду контроля срабатывания, распределитель 3 вертикальных рядов по входу Ai синхронизации открывает ключи 2 управления, каждый из которых соответствует одному из вертикальных рядов коммутационной матрицы 1 (фиг. 2 б, 8, д).
Для всех контролируемых реле данного вертикального ряда коммутационной матрицы
1 формируются цепи срабатывания. Сработавшие реле через свои замкнутые контак13!93!О ты и открытый ключ 2 управления подают на п входы 1п-разрядных регистров 9 состояния контактов и первые входы блока 10 обнаружения отклонений уровень логического «О», а не сработавшие — уровень логической «1».
Контрольное время срабатывания реле коммутационной матрицы I определяется задним фронтом стробирующего импульса, поступающего на ъ -вход параллельной записи 1п-разрядных регистров 9 состояния контактов с выхода блока 8 формирования интервалов (фиг. 2 г). Если все реле успели сработать за контрольное время, то запись в п-разрядные регистры 9 состояния контактов блокируется сигналом установки по их R-входам, поступающим с инверсного выхода RS-триггера 13 считывания регистров. Этот сигнал блокирует также счетчик
11 разрядов регистра и f блоки 12 формирования сигналов отклонения. Наличие хотя бы одного не сработавшего за контрольное время реле вызывает появление на выходе блока 10 обнаружения отк.-.-нений сигнала, переключающего RS-триггер 13 в состояние «1», что приводит к снятию блокирующих сигналов с R-входов ln-разрядных регистров 9 состояния контактов и счетчика
11 разрядов регистра, а также с входов AZ блокировки E блоков 12 формирования сигнала отклонения.
По заднему фронту стробирующего импульса информация, соответствующая состоянию контактов реле данного вертикального ряда коммутационной матрицы 1, записывается. в fn-разрядные регистры 9 состояния контактов. Длительность стробирующего импульса превышает время задержки распространения сигнала через блок
10 обнаружения сигналов отклонений и
RS-триггер 13 считывания регистра, что гарантирует запись состояния контактов в соответствующие регистры 9.
Далее с помощью импульсов, поступающих с выхода J K-триггера 5 управления синх ронизацией на С-входы 1п-разрядных регистров 9 состояния контактов, обеспечивается последовательное подключение выходов регистров 9 к входам соответствующих
I блоков 12 формирования сигналов отклонения, При этом, состояние счетчика 11 разрядов регистра соответствует номеру считываемого разряда и, следовательно, номеру горизонтали коммутационной матрицы 1.
Появление на выходе хотя бы одного из E блоков 12 формирования сигналов отклонения сигнала «1» соответствует фиксации незамкнувшегося контакта реле коммутационной матрицы 1 в данном периоде контроля срабатывания. На выходе элемента ИЛИ5
НЕ 14 в этом случае формируется О, что приводит к прерыванию периода контроля срабатывания и высвечиванию в блоке !5 индикации номера контакта (входы Л3), характера повреждения (входы А2), номера вертикали коммутационной i:ýòðèöû 1 (вход Al) и номера горизонтали коммутационной матрицы 1 (вход Л4). Останов периода контроля срабатывания осуществляется JK-триггером 5 управления синхро изацией путем подачи на его К-вход сигнала логического «О» с выхода элемента ИЛИ-НЕ
14.
Возобновление работы устройства обеспечивается подачей сигналов «Пуск» или
«Продолжение» на входы ЛЗ и Л4 блока 7 управления. Под действием сигнала «Продолжение» с выхода блока 7 управления поступает сигнал обнуления на R-вход
JK-триггера 5 управления синхронизацией, что приводит к продолжению считывания регистров 9 состояния контактов с целью фиксации других незамкнувшихся контактов в данном периоде контроля срабатывания.
По окончании считывания 1п-разрядных регистров 9 состояния контактов по сигналу переноса с R-выхода счетчика 1! разрядов регистра, поступающему на вход Л2 блока 7 управления, последний подает сигнал íà R-вход RS-триггера 13 считывания регистров, осуществляя его сброс в ноль.
В результате этого восстанавливается блокировка разрядных регистров 9 состояния контактов, счет .ика 11 разрядов регистра и 1 блоков 12 формирования сигналов отклонения. Полный цикл считывания регистров 9 состояния контактов (без времени индикации) укладывается в интервал между задним фронтом стробирующего импульса, вырабатываемого блоком 8 формирования интервалов, и моментом переключения периода контроля срабатывания делителем 6 частоты (фиг. 2).
По окончании периода контроля срабатывания сигналом с делителя 6 частоты задается период контроля отпускания реле коммутационной матрицы 1. При этом сигнал с делителя 6 частоты вызывает запирание ключей 2 управления, подключенных к обмоткам реле данного вертикального ряда коммутационной матрицы 1, что приводит к размыканию цепей их срабатывания. Этим же сигналом блок 10 обнаружения отклонений и блоки 2 формирования сигналов отклонения переключаются для анализа входных сигналов на наличие О, что соответствует замкнутым контактам реле (логика работы блока 10 определения отклонений и блока 12 формирования сигнала отклонения приведена в табл. 2 и 3!.
1319310
Таблица 2
Сигналы на входах игналы на выходе
А1.1,...,А1.п,..., A1,...,An, А2 А
В1
0 Произ- 0 вольные
Произвольные
Все "0
1 1 0
"1" на одном или нескольких входах
1 1 1
1 0 0
В с се е" 1 "
"0" на одном или нескольких входах
1 0
Таблица 3
А1 А2 А3
В1
1 1
Формула изобретения
Сигналы на входах Сигнал на выходе
Произ- 0 Произвольвольные ные
Дальнейшая работа устройства в периоде контроля отпускания полностью идентична его работе в периоде контроля срабатывания.
Полный цикл контроля коммутационной матрицы 1 заканчивается после проведения периодов контроля срабатывания и отпускания для всех вертикальных рядов коммутационной матрицы l. При этом с выхода распределителя 3 вертикальных рядов на вход А1 блока 7 управления подается логическая «1», по которой блок 7 вырабатывает сигналы (табл. 1), обеспечивающие исходное состояние устройства.
Устройство для контроля коммутационных матриц, содержащее задающий генератор, блок формирования интервалов, элемент ИЛИ вЂ” НЕ, ключи управления, к первым входам которых подключены первые
25 выходы распределителя вертикальных рядов, вторые выходы которого подключены к первому входу блока индикации, отличаюи1ееся тем, что, с целью уменьшения времени контроля, дополнительно введены блок управления, последовательно соединенные блок обнаружения отклонений и RS-триггер считывания регистров, счетчик разрядов регистра, а также последовательно соединенные 1 и-разрядные регистры состояния контактов и 1 блоков формирования сигнала отклонения, выходы последних подключены к f-входам элемента ИЛИ вЂ” НЕ и к
1-вторым входам блока индикации, а выход задающего генератора через введенные последовательно соединенные JK-триггер управления синхронизацией, к К входу которого
40 подключен выход элемента ИЛИ вЂ” НЕ, делитель частоты, выход которого подключен к вторым входам f. блоков формирования сигнала отклонения, третьему входу блока индикации, первому входу распределителя
45 вертикальных рядов, вторым входам соответствующих ключей управления и блоку формирования интервалов, выход которого подключен к второму входу блока обнаружения отклонений и к управляющим входам
1п-разрядных регистров состояния контроля, 50 к входам синхронизации которых подключен вход делителя частоты и вход синхронизации счетчика разрядов регистров, к входу установки в исходное состояние которого подключены входы установки в исходное состояние fn-разрядных регистров состояния контактов, третьи входы 1 блоков формирования сигнала отклонения и инверсный выход RS-триггера считывания регист13193!О ход делителя таты
Выходы распределителя вертикального ряда
Выход уормиродатея цнтероалоо
Выходы ключей для квтпактоо
Фиг. Z
Составитель Б. Кислин
Редактор А. Ворович Техред И. Верес Корректор М. Шароши
Заказ 2534/57 Тираж 638 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 ров, к входу установки в нуль которого, к входу установки в нуль JK-триггера управления синхронизацией, второму входу распределителя вертикальных рядов подключены соответственно первый, второй и третий выходы блока управления, к первому входу которого подключен третий выход распределителя вертикальных рядов, а к второму входу блока управления — выход переноса счетчика разрядов регистров, К выходов которого подключены к четвертым входам блока индикации, при этом и вхо5 дов tn-разрядных регистров состояния контактов и блока обнаружения отклонений являются входами п X 5 горизонтальных шин коммутационной матрицы.
Напряженое на оомотках реле вертикального ряда




