Статический регистр
Изобретение относится к вычислительной технике и может быть использовано в устройствах хранения информации . Целью изобретения является расширение области применения регистра за счет обеспечения приема информации в прямом и обратном кодах с нескольких направлений. Для этого в состав регистра введены два инвертора и элементы И, служащие для формирования управляющих сигналов приема , и используется триггер, допускающий прием информации с нескольких направлений. 1 ил. оо О5 о ел
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„Я0„„1316051
00 (51) 4
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3986931/24-24 (22) 04. 11. 85 (46) 07.06 ° 87. Бюл. K - 21 (72) Л.П. Петренко (53) 681.327.66(088.8) (56) Авторское свидетельство СССР
Х - 1069003, кл. G 11 С 19/00, 198 1.
Потемкин И.С. Функциональные узлы на потенциальных элементах, И.: Энергия, 1976, с. 26-28, рис. 18б. (54) СТАТИЧЕСКИЙ РЕГИСТР (57) Изобретение относится к вычислительной технике и может быть использовано в устройствах хранения информации. Целью изобретения является расширение области применения регистра за счет обеспечения приема информации в прямом и обратном кодах с нескольких направлений. Для этого в состав регистра введены два инвертора и элементы И, служащие для формирования управляющих сигналов приема, и используется триггер, допускающий прием информации с нескольких направлений. 1 ил.
1 131605
Изобретение относится к вычислительной технике и может быть использовано в устройствах хранения информации.
Целью изобретения является расширение области применения регистра за счет обеспечения приема информации в прямом и обратном кодах с нескольких направлений, На чертеже приведена схема стати- t0 ческого регистра.
Регистр содержит и разрядов 1.
Каждый разряд состоит из триггера 2 и четырех элементов И-НЕ 3-6 ° В состав регистра входят также два инвертора 7 и 8 и четыре элемента И 9-12.
На чертеже показаны входы 13 и 14 управления фазой приема информации, входы 15 и 16 направления приема, информационные входы 17 и 18 и выходы 20
19 регистра. Триггеры 2 выполнены на элементах И-НЕ 20 и 21.
Работа статического регистра заключается в следующем.
Для записи в статический регистр прямого входного кода, который поступает на входы 17 или 18, на вход
13 управления фазой приема в регистр подают логический 0" (импульсный сигнал), при этом на первые входы элементов И 9 и 10 поступает импульсный сигнал — логическая "1", а на третьи R-входы триггеров — логический "0", при этом все триггеры сбрасываются. 35
Для записи в регистр кода, например, с входов 17 на вход 15 направления приема подают логическую "1", которая поступает на вторые входы элементов И 10 и 12. При этом на вы- 40 ходе элемента И 10 появляется сигнал логической "1", поступающей на первые входы элементов И-НЕ 4 каждого разряда.
В результате этого, например, ло- 45 гическая "1" с входа 17 в элементе
И-НЕ 4 преобразуется в логический
"0", который поступает на S-вход триггера 2, и на его выходе устанавливается логическая "1". При наличии 50 логического "0" на входе 17 элемент
И-НЕ 4 не изменяет своего состояния, .что соответствует записи в разряд 1 регистра логического "0". Элементы
И 9-12, первый 7 и второй 8 инверто- SS ры в совокупности с элементами
И-HE 3-6 используются в качестве элементов задержки на время, равное
1 2 времени срабатывания триггера 2. В случае, если требуется обратный код записать с входов 17, необходимо подать импульсный сигнал логического
"0" на вход 14 управления фазой приема. В этом случае аналогичным образом вначале устанавливаются триггеры в единичное состояние и, в зависимости от кода на входах 17, на выходе элемента И-HE 6 устанавливается либо логический "0", если на входе 17 присутствует логическая "1", или — наоборот, что приводит к установлению триггера 2 в "0" или в "1" соответственно. !
При записи в регистр кодов с входов 18 подается сигнал "1" на вход
16 направления приема. При этом изменение состояния триггера производится через элементы И-HE 3 или 5, Фо рмула изобретения
Статический регистр, содержащий в каждом разряде триггер и четыре элеме н та И-НЕ, причем первый и в торой S-входы триггера соединены с выходами первого и второго элементов
И-НЕ, первый и второй R-входы — с выходами третьего и четвертого элементов И-НЕ, а выход является информационным выходом регистра, о т л ич а ю шийся тем, что, с целью расширения области применения регистра за счет обеспечения приема информации в прямом и обратных кодах с нескольких направлений, в него введены два инвертора и четыре элемента
И, выходы которых соединены с первыми входами соответствующих элементов
И-НЕ каждого разряда, первые входы первого и третьего, второго и четвертого элементов И являются соответственно входами направления приема регистра, вторые входы первого и второго, третьего и четвертого элементов
И соединены соответственно с выходами первого и второго инверторов, входы которых соединены соответственно с третьими К- и Б-входами триггеров каждого разряда и являются входами управления фазой приема в регистр, вторые входы первого и третьего, второго и четвертого элементов И-НЕ каждого разряда являются информационными входами регистра.
131 6051
Ф 1 Ф ! у
I 1 1 1
1 °
Составитель А.Дерюгин
Техред A.Кравчук
КоРРектоР А.Обручар
Редактор А.Ворович
Заказ 2370/55
Тираж 589 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Иосква, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г ° Ужгород, ул. Проектная, 4


