Генератор с автоматической регулировкой фазы
Изобретение предназначено для генерирования импульсов синхронизации , синхронизируемых с изменяющейся частотой воспроизводимого или принимаемого цифрового сигнала. Цель изобретения - повышение стабильности синхро1шзации. При скачкообразном изменении частоты входного цифрового бинарного сигнала автоматич. изменяется напряжение источника 10 управляемого сигнала. Это обеспечивает настройку управляемого по частоте полосового фильтра 3 на тактовую частоту входного сигнала, выработку эталонного сигнала благодаря подаче этого напряжения на сумматор 9 предварительную подстройку петли фазовой автоподстройки частоты (ФАЛ) на частоту эталонного сигнала. После завершения подстройки петли ФАЛ дополнительная ее подстройка по фазе осуществляется по цепи, включающей 2-i( фазовый компаратор 13, с последующими узлами интегрирования и фильтрации, а также регулируемой линией 5 задержки. 1 ил. g О) 00 QD О) Ч СИ
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТ ИЧЕСНИХ
РЕСПУБЛИН (19) (П) (5D 4 Н
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К ПАТЕНТЪ(ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3210746/24-09 (22) 30.10.80 (31) 141671/79 (32) 31.10.79 (33) !Р (46) 30.05.87. Бюл. ¹ 20 (71) Сони Корпорейшн (ЗР) (72) Риусуке Мария и Ясухиро Фудзимори (!Р) (53) 621.396.082(088.8) (56) убернаторов О.И. Цифровые синтезаторы частот радиотехнических систем. M.: Энергия, 1975, с. 49, рис. 2.7.
Патент Англии № 1444860, кл. Н 3 А, 1976. (54) ГЕНЕРАТОР С АВТОМАТИЧЕСКОЙ РЕГУЛ!1РОВКО1! ФАЗЫ (57) Изобретение предназначено для генерирования импульсов синхронизации, синхронизируемых с изменяющейся частотой воспроизводимого или принимаемого цифрового сигнала. Цель изобретения — повышение стабильности синхронизации. При скачкообразном изменении частоты входного цифрового бинарного сигнала автоматич. изменяется напряжение источника 10 управляемого сигнала. Это обеспечивает настройку управляемого по частоте полосового фильтра 3 на тактовую частоту входного сигнала, выработку эталонного сигнала благодаря подаче этого напряжения на сумматор 9 предварительную подстройку петли фазовой автоподстройки частоты (ФАП) на частоту эталонного сигнала. После завершения подстройки петли ФАП дополнительная ее подстройка по фазе осуществляется по цепи, включающей 2-й фазовый компаратор 13, с последующими узлами интегрирования и фильтрации, а также регулируемой линией 5 задержки. ил.
1314967
Изобретение относится к синхронизации и предназначено для генерирования импульсов синхронизации, синхронизируемых с изменяющейся частотой воспроизводимого или принимаемого 5 цифрового сигнала.
Цель изобретения — повышение стабильности синхронизации.
На чертеже представлена структурная функциональная электрическая схе- 10 ма генератора с автоматической регулировкой фазы.
Генератор с автоматической регулировкой фазы содержит дифференцирующую цепь 1, двухполупериодный выпрямитель 2, управляемый по частоте полосовой фильтр 3, второй делитель 4 частоты, регулируемую линию 5 задержки, формирователь 6 трапецеидальных импульсов, первый фазовый компаратор 7, фильтр 8 нижних частот, сумматор 9, источник 10 управляющего сигнала, управляемый напряжением генератор 11, первый делитель 12 часто25 ты, второй фазовый компаратор 13, коммутатор 14 с тремя устойчивыми состояниями, генератор 15 тока заряда, генератор 16 тока разряда, зарядный конденсатор 17 и дополнительный фильтр 18 нижних частот.
Генератор с автоматической регулировкой фазы работает следующим образом.
Выходным сигналом является выходное напряжение управляемого напряжением генератора ll, частота и фаза которого синхронизированы по фазе с частотой сигнала с помощью петли фазовой автоподстройки частоты, вклю- 40 чающей первый делитель 12 частоты, первый фазовый компаратор 7, фильтр
8 нижних частот и сумматор 9. При этом цепь, состоящая из второго фазового компаратора 13, коммутатора 45
14, генераторов токов заряда и разряда 15 и 16 соответственно, зарядного конденсатора 17, дополнительного фильтра 18 нижних частот и регулируемой линии 5 задержки, управляет 0 фазой этого эталонного сигнала путем сравнения фазы напряжения на информационном входе, представляющем цифровой бинарный сигнал, с фазой напряжения управляемого напряжением генератора 11, и последующей выработки управляющего напряжения астатическии звеном, образованным коммутатором 14, генераторами 15 и 16 токов, и зарядным конденсатором 17 с его последующей фильтрацией дополнительным фильтром 18 нижних частот и использованием выработанного напряжения для управления задержкой эталонного напряжения в регулируемой линии 5 задержки.
Эталонный сигнал вырабатывается из напряжения на информационном входе путем дифференцирования входного цифрового бинарного сигнала, в результате чего вырабатываются биполярные импульсы, соответствующие фронтам цифрового бинарного сигнала, двухполупериодного выпрямления полученных биполярных импульсов в двухполупериодном выпрямителе 2, фильтрации однополярных импульсов управляемым по частоте полосовым фильтром 3, в результате чего на его выходе образуется напряжение, частота которого соответствует тактовой частоте входного цифрового бинарного сигнала, и деления частоты вторым делителем 4 частоты, коэффициент деления которого равен коэффициенту деления первого делителя частоты 12, что и обеспечивает равенство частоты выходного напряжения генератора 11 тактовой частоте выходного цифрового бинарного сигнала, При скачкообразном изменении частоты входного цифрового бинарного сигнала автоматически изменяется напряжение источника 10 управляющего сигнала. Это обеспечивает настройку управляемого на частоте полосового фильтра 3 на тактовую частоту входного цифрового бинарного сигнала, выработку эталонного сигнала и, кроме того, обеспечивает благодаря подаче этого напряжения на сумматор 9 предварительную подстройку петли фазовой автоподстройки частоты на частоту эталонного сигнала. После завершения подстройки петли фаэовой автоподстройки частоты дополнительная подстройка петли ФАП по фазе осуществляется по цепи, включающей второй фазовый компаратор 13, с последующими узлами интегрирования и фильтрации, а также регулируемой линией 5 задержки.
Таким образом, достигается повышение стабильности синхронизации.
Источник 10 управляющего сигнала может быть выполнен в виде частотного дискриминатора частоты следования импульсов. В этом случае его вход
13149
Формула изобретения
Составитель С.Даииэлян
Техред Н.Глущенко Корректор И.Эрдейи
Редактор А.Долинич
Заказ 2225/59
Тираж 902 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
ll3035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 должен соединяться с источником импульсов, частота которых соответствует или пропорциональна тактовой частоте следования импульсов на информационном входе. 5
Генератор с автоматической регулировкой фазы, содержащий последова- fO тельно соединенные первый фазовый компаратор, фильтр нижних частот, сумматор, второй вход которого соединен с источником управляющего сигнала, управляемый напряжением генера- 15 тор, первый делитель частоты, подключенный к второму входу первого фазового компаратора, о т л и ч а юшийся тем, что, с целью повышения стабильности синхронизации, в 20 него введены последовательно соединенные дифференцирующая цепь, вход
67 4 которой является информационным входом устройства, двухполупериодиый выпрямитель, управляемый по частоте полосовой фильтр, вход управления которого соединен с источником управляющего сигнала, второй делитель час" тоты, регулируемая линия задержки и формирователь трапецеидальных импульсов, а также второй фазовый компаратор, входы которого подключены соответственно к информационному входу устройства и выходу управляемого напряжением генератора, коммутатор с тремя устойчивыми состояниями, к первому входу которого подключен генератор тока заряда, к второму входу— генератор тока разряда, а параллельно выходу — зарядный конденсатор, и дополнительный фильтр нижних частот, включенный между выходом коммутатора и управляющим входом регулируемой линии задержки.


