Устройство для блокировки и перезапуска эвм при сбоях питания
Изобретение относится к цифровой вычислительной технике и может быть использовано в цифровых вычислительных комплексах повьппенной надежности . Целью изобретения является сокращение аппаратурных затрат. Цель достигается тем, что в устройство , содержащее первый формирователь импульса, два усилителя, триггер , коммутатор, основной и резервный источники питания, введены второй формирователь импульса, два элемента задержки и элемент ИЖ. 1 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСГ)УБЛИН
2 А1 (19) (Н) < 1) 4 G 06 F 11/22
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
К ASTOPCHOMY СВИДЕТЕЛЬСТВУ
- (21 ) 3944394/24-24 (22) 13.08.85 (46) 15.02.87. Бюл. У 6 71) Донецкий филиал Института
"Гипроуглеавтоматизация" (72) А.А.Мецгер и А,Н).Дикий (53) 681.326.7 (088.8) (56) Авторское свидетельство СССР
9 1129615, кл. G 06 Р 11/22, 1983.
Авторское свидетельство СССР
У 993267, кл. С 06 F 11/22, 1981. (54) УСТРОЙСТВО ДЛЯ БЛОКИРОВКИ И
ПЕРЕЗАПУСКА ЭВМ ПРИ СБОЯХ ПИТАНИЯ (57) Изобретение относится к цифровой вычислительной технике и может быть использовано в цифровых вычислительных комплексах повьппенной надежности. Целью изобретения является сокращение аппаратурных затрат, Цель достигается тем, что в устройство, содержащее первый формирователь импульса, два усилителя, триггер, коммутатор, основной и резервный источники питания, введены второй формирователь импульса, два элемента задержки и элемент ИЛИ.
1 ил.
0332 2
Устройство для блокировки и перезапуска ЭВМ при сбоях питания, соЗ5 держащее первый формирователь импульса, два усилителя, выходы которых яв,ляются выходами устройства для под45 дом основного источника питания и является выходом устройства для подключения входа питания ЭВМ и соеди50 нен с входом питания триггера, о тл и ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат
55 и два элемента задержки, причем вход сброса триггера через первый элемент задержки соединен с выходом второго элемента задержки, входом второго усилителя и установочным входом триг1 129
Изобретение относится к вычислительной технике, может быть использовано в цифровых вычислительных комилексах повышенной надежности и предназначено для защиты информации,хранящейся в оперативной памяти ЭВМ,при включении и выключении питающего напряжения.
Целью изобретения является сокращение аппаратурных затрат.
На чертеже представлена функциональная схема устройства.
Устройство содержит первый 1 и второй 2 формирователи импульсов, первый 3 и второй 4 элементы задержки, основной 5 и резервный 6 источники питания, первый 7 и второй 8 усилители, переключатель 9, триггер
10 и элемент HJIH 11.
Формирователи 1 и 2 импульсов выполняют однополупериодное выпрямление входного синусоидального сигнала, а также усиление его и формирование его прямоугольного импульса.
Устройство работает следующим образом.
При нормальном сетевом питающем напряжении на входы формирователей
1 и 2 поступает переменное напряжение малой амплитуды (снимаемое.например, с вторичной обмотки силового трансформатора). В этом режиме на выходах формирователей 1 и 2 форми-! руются инверсные прямоугольные импуль ы, длительйостью равные полупериоду питающего синусоидального напряжения. На выходе элемента ИЛИ 11 — постоянный сигнал, который через элемент 4 задержки устанавливает триггер 10 и через усилитель 8 формирует сигнал, разрешающий работу блоков ЭВМ.
Сигнал с выхода триггера 10 поступает на вход усилителя 7, на выходе которого также формируется единичный потенциал.- Отсутствие нулевых потенциалов на выходах усилителей 7 и 8 сигнализирует ЭВМ о нормальном напряжении сети.
При пропадании сетевого напряжения за счет инерционности блока основного источника 5 на его выходах еще некоторое время поддерживается стабилизированное напряжение. В этот период на выходах формирователей 1 и 2 устанавливается нулевой потенциал. Элемент 4 задержки с определенным запаздыванием формирует нулевой сигнал на
f0
30 выходе усилителя 8. Появление на выходе усилителя 8 нулевого потенциала вызывает прерывание работы ЭВМ по основной программе., Через время, определяемое элементом 3 задержки, сигнал с выхода элемента 4 задержки сбрасывает триггер
10. На выходе усилителя 7 формируется низкий потенциал, который вызывает общий сброс всех функциональных блоков ЭВМ, а также запрет работы блока памяти ЭВМ. Благодаря этому содержимое указанного блока памяти не подвержено искажениям, которые могли быть обусловлены появлением в магистрали случайных сигналов после снижения напряжения питания на выходах основного источника 5 питания за допустимые пределы.
Через некоторое время после включения питающего напряжения на выходе элемента 4 задержки устанавливается единичный сигнал, соответствующий нормальному напряжению сети. Триггер
10 перебрасывается сигналом, поступающим с элемента 4 задержки. На выходах усилителей 7 и 8 устанавливаются также единичные сигналы, разблокируя работу блоков ЭВМ.
Фо;рмула изобретения ключения входа запрета обращения к памяти и входа прерывания ЭВМ соответственно, триггер, выходом подключенный к входу первого усилителя, и переключатель, первый вход которого соединен с выходом резервного источника питания, второй вход — с выховходом питания первого формирователя импульсов, выход переключателя устройства, в него введены второй формирователь импульса, элемент ИЛИ
1290332
Составитель В.Вертлиб
Редактор И.Рыбченко Техред А.Кравчук Корректор Е.Рошко
Заказ 7903/47 Тираж 673 Подписн ое
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 гера, входы первого и второго формирователей импульса образуют вход устройства для подключения выхода контролируемого напряжения источника питания, а выходы соединены соответст- 5 венно с первым и вторым входами элемента ИЛИ, выходом подключенного к входу второго элемента задержки, входы питания первого и второго усилителей, второго формирователя импульса, элемента ИЛИ и первого и второго элементов задержки соединены с выходом основного источника питания.


