Двухступенчатый регенератор
Изобретение относится к связи и повышает точность регенерации. Устройство содержит задающий генератор 1, формирователь 2 сигналов синхронизации , два блока 3 и 4 вьщеления фронтов, два блока 5и6 регистрации, два фазовых дискриминатора 7 и 8, четыре делителя 9-12, переключатель 16. Вновь введены блок 13 записи, блок 14 считывания, накопитель (Н) 15. Большая скорость слежения 1-й ступени обеспечивает быстрое вхождение в синхронизм и правильную регистрацию при любых скоростях качаний фазы входного сигнала, а малая скорость слежения 2-й ступени и связь выхода блока 5 1-и ступени с входом блока 6 2-й ступени через Н 15 не передает качания на выход устройства . Такая развязка 1-й и 2-й ступеней через Н 15 приводит к тому, что фаза сигнала на выходе 2-й ступени практически не зависит от фазы сигнала на входе устройства. 1 ил. I (Л
СОЮЗ СОВЕТСКИХ
СОШ4АЛИСТИЧЕСНИХ
РЕСПУБЛИН
„„Я0„„127 414 А1 (51)4 Ч 04 7 02
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
H ABTOPCHOMV СВИДЕТЕПЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3911776/24-09 (22) 14.06.85 (46) 15.12.86. Бюл. Р 46 ,(71) Московский ордена ðÓÀ<»«
Красного Знамени электротехнический институт связи (72) В.Е.Гузеев и Л.В.Татарченко (53) 621.391.3(088.8) (56) Патент США Ф 3093815, кл. 340-173, 1964.
Авторское свидетельство СССР
9 726668, кл. Н 04 L 7/02, 1978. (54) ДВУХСТУПЕНЧАТЫЙ РЕГЕНЕРАТОР (57) Изобретение относится к связи и повышает точность регенерации. Устройство содержит задающий генератор
1, формирователь 2 сигналов синхронизации, два блока 3 и 4 выделения фронтов, два блока 5 и 6 регистрации, два фазовых дискриминатора 7 и 8, четыре делителя 9-12, переключатель
16. Вновь введены блок 13 записи, блок 14 считывания, накопитель (Н)
15. Большая скорость слежения 1-й ступени обеспечивает быстрое вхождение в синхронизм и правильную регистрацию при любых скоростях "качаний" фазы входного сигнала, а малая скорость слежения 2-й ступени и связь выхода блока 5 1-й ступени с входом блока 6 2-й ступени через Н 15 не передает "качания" на выход устройства. Такая развязка 1-й и 2-й ступе" ней через Н 15 приводит к тому, что Я фаза сигнала на выходе 2-й ступени практически не зависит от фазы сигнала на входе устройства. 1 ил.
1 12774
Изобретение относится к связи и может быть использовано в цифровых системах связи для передачи данных.
Цель изобретения — повышение точности регенерации. 5
На чертеже изображена структурноэлектрическая схема двухступенчатого регенератора.
Двухступенчатый регенератор содержит задающий генератор 1, формирова- 10 тель 2 сигналов синхронизации, первый блок 3 выделения фронтов, второй блок 4 выделения фронтов, первый блок
5 регистрации, второй блок 6 регистрации, первый фазовый дискриминатор
7, второй фазовый дискриминатор 8, первый делитель 9, второй делитель
10, третий делитель 11, четвертый делитель 12, блок 13 записи, блок 14 считывания, накопитель 15 и переключатель 16.
Двухступенчатый регенератор работает следующим образом.
Первый блок 3 выделения фронтов, первый блок 5 регистрации, первый 25 фазовый дискриминатор 7 и четвертый делитель 12 составляют первую ступень регенератора; второй блок 4 выделения фронтов, второй блок 6 регистрации, второй фазовый дискрими- щ натор 8 и третий делитель 11 — вторую ступень.
Задающий генератор 1 предназначен для формирования высокостабильной по частоте и амплитуде последовательности импульсов.
Формирователь 2 сигналов синхронизации предназначен для формирования коротких импульсов иэ сигналов внешней синхронизации прямоугольной или синусоидальной формы с целью проверки исправности задающего гене— ратора 1.
Первый и второй блоки 3 и 4 выделения фронтов предназначены для выделения положительных фронтов, по.ступающих на вход блока, и состоят из последовательно соединенных ключа, конденсатора и диода. Вход ключа является входом, а катод диода — выходом блока выделения фронтов.
Первый и второй блоки 5 и 6 регистрации предназначены для формирования импульсов.
Первый и второй фазовые дискрими55 наторы 7 и 8 используются для формирования управляющих сигналов в зависимости от знака рассогласования.
14 1
Четвертый делитель 12 предназначен для формирования синхронизирующей последовательности импульсов, а также для управления блоком 13 записи и первым блоком 5 регистрации, и состоит из управляющего элемента и собственно делителя частоты.
Третий делитель 11 частоты предназначен для формирования синхронизирующей последовательности импульсов, а также для управления блоком
14 считывания и вторым блоком 6 регистрации.
Первый делитель 9 используется для уменьшения скорости слежения, а второй делитель 10 — для увеличения скорости слежения во второй ступени регенератора.
Блок 13 записи и блок 14 считывания предназначены для формирования соответственно сигналов записи и считывания.
Накопитель 15 используется для хранения регенерированных импульсов с выхода 1-ой ступени, что позволяет ликвидировать качание фазы на выходе регенератора.
Переключатель 16 предназначен для подключения к входам третьего и чет" вертого делителей 11 и 12 формирователя 2 сигналов синхронизации при проверке функционирования задающего генератора 1.
При поступлении сигнала на вход регенератора положительные фронты с выхода первого блока 3 выделения фронтов поступают на первый фазовый дискриминатор 7. С его выходов в зависимости от знака рассогласования фаз управляющие сигналы поступают на четвертый делитель 12. Величина подстройки четвертого делителя 12 не зависит от величины рассогласования фаз,.т.е. устройство тактовой синхронизации работает с постоянной скоростью слежения за изменением фазы приходящих импульсов. Величина скорости слежения выбрана такой, чтобы обеспечить слежение эа максимально возможными скоростями сдвига фазы на входе регенератора.
Схема подстройки второй ступени работает аналогичным образом, за исключением того, что между выходами второго фазового дискриминатора 8 и входами третьего делителя 11 включены первый делитель 9 и второй делитель 10, обеспечивающие уменьшение
1277414
Формула изобретения
Составитель О.Андрушко
Редактор И.Касарда Техред Л.Сердюкова Корректор Т.Колб
Тираж 624 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Заказ 6762/58
Производственно-полиграфическое предприятие, r,Ужгород, ул.Проектная, 4 скорости слежения во второй ступени более чем на 3 порядка по отношению к первой. Большая скорость слежения первой ступени обеспечивает быстрое вхождение в синхрониэм и правильную регистрацию при любых скоростях "качаний фазы входного сигнала, а малая скорость слежения второй ступени и связь выхода первого блока 5 регистрации первой ступечи с входом второго10 блока 6 регистрации второй ступени через накопитель 15 позволяет ее передавать такие качания на выход регенератора.
Такая мягкая" развязка первой и второй ступеней через накопитель
15 приводит к тому, что фаза сигнала на выходе второй ступени практически не зависит от фазы сигнала на входе двухступенчатого реreнератора. 20
Двухступенчатый ре генератор, содержащий первый делитель и задающий генератор, последовательно соединенные первый блок выделения фронтов и первый фазовый дискриминатор, пбследовательно соединенные первый блок регистрации, второй блок выделения фронтов, второй фазовый дискриминатор, второй делитель, третий делитель и второй блок регистрации, последовательно соединенные формирователь сигналов синхронизации, переключатель и четвертый делитель, выход которого подключен к второму входу первого фазового дискриминатора и к первому входу первого блока регистрации, второй вход которого соединен с входом первого блока выделения фронтов, второй вход и выход переключателя соединены соответственно с выходом задающего генератора и с вторым входом третьего делителя, выход которого подключен к второму входу второго фазового дискриминатора, второй выход которого через первый делитель подключен к третьему входу третьего делителя, о т л и ч а ю— шийся тем, что, с целью повышения точности регенерации, введены последовательно соединенные блок записи, накопитель и блок считывания, второй вход и выход которого соединены соответственно с выходом третьего делителя и с вторым входом накопителя, третий вход и второй выход которого соединены соответственно с выходом первого блока регистрации и с вторым входом второго блока регистрации, а первый и второй выходы первого фазового дискриминатора соединены с вторым и третьим входами четвертого делителя, выход которого соединен с входом блока записи.


