Матричный коммутатор
Изобретение относится к электронной коммутационной технике, а именно к матричным коммутаторам с запоминанием сигналов, выполненным в виде больших интегральных схем. Цель изобретения - уменьшение числа шин управления за счет использования как для настройки коммутирующей ячейки, так и для самой коммутации сигналов одних и тех же шин. Устройство содержит горизонтальные и вер
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
ÄÄSUÄÄ 1275753 А1 (SD 4 Н 03 К 17 00
ОПИОАНИЕ ИЗОБРЕТЕНИЯ "
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3944574/24-21 (22) 15.08. 85 (46) 07,12.86. Бюл, 9 45 (72) О, Х. Ким, В. А, Шербанов, Г. Г. Савчук и С, Н. Шарыгин (53) 621.382(088.8) (56) Авторское свидетельство СССР
У 1075409, кл. Н 03 К 1 7/00, 15,03,82, Зарубежная электронная техника, Электроника, 1977, У 15, с, 62, рис. 18. (54) МАТРИЧНЫЙ КОММУТАТОР (57) Изобретение относится к электронной коммутационной технике, а именно к матричным коммутаторам с запоминанием сигналов, выполненным в виде больших интегральных схем, Цель изобретения — уменьшение числа шин управления за счет использования как для настройки коммутирующей ячейки, так и для самой коммутации сигналов одних и тех же шин, Устройство содержи горизонтальные и вер1275753 тикальные коммутируемые шины, в каждой точке пересечения которых расположены D-триггер 2 и первый транзисторный аналоговый ключ 3. В устройство введены дополнительные аналоговые ключи 4,5,6, управляемые входы которых соединены с управляющей шиИзобретение относится к электронной коммутационной технике и может быть использовано для создания коммутационных полей на основе больших интегральных схем, 5
Пель изобретения — уменьшение числа внешних шин управления коммутатором эа счет использования как для настройки коммутирующей ячейки, так и для самой коммутации сигналов одних 0 и тех же горизонталыых и вертикальных коммутируемых шин путем введения двух дополнителыых ключей для настройки и одного нормально замкнутого аналогового ключа в цепь коммутации, На чертеже показана принципиальная схема коммутатора при использовании в качестве ключей МДП-транзисторов, 20
Устройство содержит коммутирующйе ячейки 1, расположенные в матричном порядке. Каждая ячейка состоит из
D-триггера 2, аналогового ключа 3, первого 4 и второго 5 дополнительных ключей и нормально замкнутого ключа 6, Управляющими входами ключей являются затворы МДП-транзисторов„ Коммутирующие ячейки 1 абъединеьы адно- N сменными выводами по строкам и столбцам соответственно горизонтальными
7 и вертикальными 8 коммутируемыми шинами. Прямой выход D-триггера 2 соединен с управляющим входом анало- З5 говога ключа 3, который включен последовательна с нормально замкнутым аналоговым ключом 6 между горизон" тальной 7 и вертикальной 8 коммутируемыми шинами, Дополнительные клю- щ чи 4 и 5 включены соответственно между D-входом Э-триггера 2 и горизонтальной коммутируемой шиной 7, ной разрешения настройки. Уменьшение числа шин позволяет уме):ьшить внутренние паразитные емкости, что обеспечивает большую помехоустойчивость и чистоту диапазона коммутируемых сигналов, 1 ил, С-входом того же триггера и вертикальной коммутируемой шиной 8 ° Управляющие входы нормально замкнутого аналогового ключа 6 и дополнительных ключей 4 и 5 подключены к шине 9 настройки матрицы, Устройство работает следующим образам, Состояние коммутирующей ячейки 1 определяется D-триггером 2. В режиме настройки на шину 9 настройки матрицы подается единичный сигнал, Нормально замкнутый аналоговый ключ
6 при этом закрыт, а дополнительные ключи 4 и 5 открыты, От устройства управления последовательно на каждую из горизонтальных коммутируемых шин
7 подаются единичные сигналы, которые обеспечивают запись логической
"1" в D-триггер выбранного столбца, Выбор столбца производится одновременно подачей единичного сигнала на вертикальные коммутируемые шины
8, После соответствующего числа тактов настройки аналоговые ключи 3 всех коммутирующих ячеек 1 принимают состояния, соответствующие кодам настройки, и коммутатор готов к работе °
Коммутируемые сигналы передаются между соответствующими горизонтальными 7 и вертикальными 8 коммутируемыми шинами только через аналоговые ключи 3 тех коммутирующих ячеек
1, D-триггеры 2 которых установлены в единичное состояние, При этом сигнал шины 9 настройки матрицы приоб-. ретает нулевое значение и нормально замкнутый аналоговый ключ 6 переходит в проводящее состояйие, а дополнительные ключи 4 закрываются.
Благодаря минимальному числу шин управления коммутатором может быть
1275753 обеспечена высокая интеграция в БИС матричных коммутаторов на основе интегральной технологии.
Составитель В. Лементуев
Редактор В. Петраш Техред Л. Сердюкова Корректор С, Шекмар
Заказ 6580/56 Тираж 816 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
° формула изобретения
Матричный коммутатор, содержащий матрицу коммутирующих ячеек, объединенных одноименными выводами по строкам и столбцам соответственно !О горизонтальными и вертикальными коммутируемыми шинами, каждая иэ которых состоит иэ D-триггера и аналогового ключа, управляющий вход которого подключен к выходу D-триггера, а один 15 из аналоговых выводов - к горизонтальной коммутируемой шине, о т л и ч ающий с я тем, что, сцелью уменьшения числа внешних шин управления, в каждую коммутирующую ячейку введены нормально замкнутый аналоговый ключ и два дополнительных ключа, управляющие входы которых подключены к шине настройки матрицы, D-вход D-триггера через первый .дополнительный ключ подключен к горизонтальной коммутируемой шине соответствующей строки, а С-вход того же триггера подключен к вертикальной коммутируемой шине соответствующего столбца, нормально замкнутый аналоговый ключ включен между вторым выводом аналогового ключа и соответствующей вертикальной коммутируемой шиной .


