Элемент троичной логики
Изобретение относится к импульсной технике. Может быть применено в устройствах, реализованных на основе троичной логики. Целью изобретения является расширение области применения устройства. Для этого введены транзисторы 4, 5, 6 второго типа проводимости. На вход 1I могут подаваться сигналы с выходов элементов, реализующих функции троичной логики, а также с типовых элементов двоичной логики. Причем за логический О принимается нулевой потенциал, за логическую .1 состояние высокого импеданса, а за логическую 2 - высокий потенциал. Устройства реализует функцию двойной или обратной циклической инверсии в соответствии с таблицей, приведенной в описании изобретения. Цель достигается путем обеспечения о условий сопряжения по электрическим уровням с элементами двоичной логики , имеющими на вьпсоде состояние высокого импеданса. 1 ил. 12 INO о: ГчЭ ск СП
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (51) 4 Н 03 К 3/29. 19/08
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3822718/24-21 (22) 11.!2.84 (46) 07.10.86. Бюл. У 37 (71) Кировский политехнический институт (72) В.В.Архангельский и Ю.Е.Калганников (53) 621,374(088,8) (56) Заявка Японии Ф 51-43340. кл, Н 03 К 3/?9, опублик. 1976.
Авторское свидетельство СССР
% 652694, кл. Н 03 К 3/29, 1977. (54) ЭЛРМЕНТ ТРОИЧНОЙ ЛОГИКИ (57) Изобретение относится к импульсной технике. Может быть применено в устройствах, реализованных на основе троичной логики. Целью изобретения является расширение области применения устройства. Для этоÄÄSUÄÄ 1262695 А 1 го введены транзисторы 4, 5, 6 второго тина проводимости. На вход
11 могут подаваться сигналы с выходов элементов, реализующих функции троичной логики, а также с типбвых элементов двоичной логики. Причем за логический "0" принимается нулевой потенциал, за логическую ."1"— состояние высокого импеданса, а за логическую "2" — высокий потенциал.
Устройства реализует функцию двойной или обратной циклической инверсии в соответствии с таблицей, приведенной в описании изобретения.
Цель достигается путем обеспечения условий сопряжения по электрическим уровням с элементами двоичной логики, имеющими на выходе состояние высокого импеданса. 1 ил.
Изобретение относится к импульсной технике, может быть применено в устройствах, реализованных на основе троичной логики.
Целью изобретения является расширение области применения устройства путем обеспечения условий сопряжения по электрическим уровням с элементами двоичной логики, име— ющими на выходе состояние высокого импеданса.
На чертеже представлена принципиальная схема предложенного элемента троичной логики.
Элемент троичной логики содержит первый I второй 2 и третий 3 транзисторы первого типа проводимости, четвертый 4, пятый 5 и шестой 6 транзисторы второго типа проводимости, диод 7, первый 8, второй 9 и третий
10 резисторы.
Вход ll соединен с эмиттерами транзисторов 3 и 4 и через диод 7, включенный в обратном направлении, с эмиттером транзистора 1, базы транзисторов 1 и 3 соответственно через резисторы 8 и 10 подключены к шине 12 питания, а база транзистора 4 через резистор 9 — к общей шине, коллекторы транзисторов l 3 и 4 соединены с базами транзисторов
6, 5 и 2 соответственно, эмиттер транзистора 6 подключен к шине 12 питания, а коллектор соединен с эмиттером транзистора 5 и с выходом 13 устройства, коллектор транзистора 2 подключен к коллектору транзистора
5, а эмиттер соединен с общей шиной.
Устройство работает следующим образом.
На вход 11 могут подаваться сигналы с выходов элементов, реализующих функции троичной логики, а также с типовых элементов двоичной логики, причем за логический "О" принимается нулевой потенциал, за логическую "1" — состояние высокого импеданса, за логическую "2" — высокий потенциал.
При подаче на вход 11 нулевого потенциала транзисторы 1 и 2 находятся в открытом состоянии, а транзистор 4 закрыт, при этом низкие потенциалы на коллекторах транзисторов 1 и 3, соединенных с базами транзисгоров 6 и 5, обеспечивают их открывание, транзисторы 4 и 2 находятся в закрытом состоянии и на выходе 13
"2695 з присутствует высокий потенциал, обусловливающий логическое состояние
"2"
Ф
При наличии высокого импеданса на входе 11 транзисторы 3 и 4 находятся в открытом состоянии, а транзистор 1 закрыт за счет смещения на диоде 7, при этом транзистор 6 закрыт, а транзисторы 2 и 5 открыты
l0 и на выходе 13 присутствует потен— циал, близкий к нулевому, что соответствует логическому "О", .
При подаче на вход схемы высокого потенциала транзисторы 1 и 3 эа15 крываются, при этом транзисторы 6 и
5 тоже закрыты, и на выходе 13 состояние высокого импеданса, обеспечивающее логическую "1", Таким образом, предлагаемое уст20 ройство реализует функцию двойной или обратной циклической инверсии в соответствии с таблицей, в которой приведена зависимость между входным и выходными сигналами.
Выход 13
Вход ll электри- логи- электрический ческий ческий логический
>+2,4 В 2 высокий импеданс
2 высокий
>+2,4 В импеданс
Формула изобретения
Элемент троичной логики, содержащий вход и выход, диод, три транзистора первого типа проводимости, эмит45 тер первого транзистора подключен к аноду диода, база через первый резистор — к шине питания, эмиттер второго транзистора соединен с общей шиной, первые выводы второго и третьего резисторов соединены соответствен50 но с общей шиной и шиной питания, отличающийся тем, что, .с целью расширения области применения, в него введены четверть1й, пятый и шестой транзисторы второго типа проводимости, базы четвертого и третьего транзисторов соединены соответственно с вторыми выводами второго и
Составитель А.Янов
Редактор А.Шандор Техред Л.олейник Корректор А.Зимокосов
Заказ 5445/57 Тираж 816 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-йолиграфическое предприятие, г. Ужгород, ул. Проектная, 4 третьего резисторов, коллекторы подключены соответственно к базам второго и пятого транзисторов, а эмиттеры соединены с катодом диода и входом элемента, коллектор второго транзистора подключен к коллектору
262695 4 пятого транзистора, эмиттер которого соединен с выходом элемента и коллектором шестого транзистора, эмиттер которого подключен к шине питания, а база соединена с коллектором первого транзистора,


