Многоканальное аналого-цифровое устройство задержки
Изобретение относится к импульсной технике и может быть использовано в системах обработки аналоговой информации. Цель изобретения - расширение области использования за счет введения независимой регулировки задержки в каждом из каналов устройства . Устройство содержит генератор 1 импульсов, элемент 2 задержки, счетчик 3, мультиплексор 4, аналого-цифровой преобразователь 5, блок 6 мультиплексоров , регистр 7, постоянное запоминающее устройство 8, триггеры 9-11, (12-l)-(2-k), регистры (13-1)-
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
C ф
18. ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3612102/24-21 (22) 27.06.83 (46) 07.09.86.Бюл. У 33 (72) И.В.Догадкин (53) 621.374(088.8) (56) Авторское свидетельство СССР
11 879758, кл. Н 03 Н 7/30, 1978.
Авторское свидетельство СССР
У 1182626, кл. Н 03 К 5/13, 07.04.83. (54) МНОГОКАНАЛЬНОЕ АНАЛОГО-ЦИФРОВОЕ
УСТРОЙСТВО ЗАДЕРЖКИ (57) Изобретение относится к импульсной технике и может быть использовано в системах обработки аналоговой информации. Цель изобретения — расширение области использования эа счет
„„SU„„1256150 д 1 (д1) 4 Н 03 Н 7/30 Н 03 К 5/13 введения независимой регулировки задержки в каждом из каналов устройства. Устройство содержит генератор 1 импульсов, элемент 2 задержки, счетчик 3, мультиплексор 4, аналого-цифровой преобразователь 5, блок 6 мультиплексоров, регистр 7, постоянное запоминающее устройство 8, триггеры
9-11, (12-1) †(12-1с), регистры (13-1)(13-n), триггер 14, оперативное запоминающее устройство 15, цифроаналоговые преобразователи (16-!) †(16-п), выходные шины 17 и 18, входные информационные шины 19, шину 20 начальной установки и входные. шины 21 управления. 1 ил.
Ф 2
Изобретение относится к импульсной технике и может быть использовано в системах обработки аналоговой информации.
Цель изобретения — расширение об- 5 ласти применения за счет обеспечения независимого управления величиной задержки в каждом из каналов устройства.
На чертеже представлена функциональная схема устройства.
Многоканальное аналого-цифровое устройство задержки содержит генератор l импульсов, элемент 2 задержки, счетчик 3, мультиплексор 4, аналого-цифровой преобразователь 5, блок
6 мультиплексоров, регистр 7, постоянное запоминающее устройство 8, триггеры 9-11, (12-1) †(12-k) регистры (13-1) — (!3-п), триггер
14, оперативное запоминающее устройство 15, цифроаналоговые преобразователи (16-1)-(lб-n), выходные шины 17 и 18, входные информационные шины 19, шину 20 начальной установки и входные шины 21 управления.
Выход генератора l импульсов соединен с входом элемента 2 задержки,и счетным входом счетчика 3, установочный вход которого подключен к шине
20 начальной установки, а выходы соединены с соответствующими входами управления мультиплексора 4, информационные входы которого соединены с соответствующими входными шинами 35
l9 а выход подключен к информационному входу аналого-цифрового преобразователя 5. Кроме того, выходы счетчика 3 соединены с соответствующими входами управления блока 6 40 мультиплексоров, информационные входы которого подключены к соответствующим входным шинам 21 управления, а выходы соединены с соответствующими входами регистра 7, выходы ко- 45 торого подключены к соответствующим адресным входам постоянного запоминающего устройства 8, остальные адресные входы которого соединены соответственно с соответствующими вы- 50 ходами счетчика 3 и элемента 2 задержки. Выходы постоянного запоминающего устройства 8 подключены соответственно к входу синхронизации аналого-цифрового преобразователя 5, к у входам триггеров 9-11, (12-1)-(12-1с) !
4 и к входам синхронизации регистров 7, (13-1)-(13-n). Вход начальной установки аналого-цифрового преобразователя 5 подключен к выходу триггера 9, а выходы — к соответствующим информационным входам оперативного запоминающего устройства 15, вход синхронизации которого подключен к выходу триггера 10. Вход управления режимом работы оперативного запоминающего устройства 15 соединен с выходом триггера 11, адресные входы— соответственно с выходами триггеров (12-1)-(12-k), а выходы подключены к соответствующим информационным входам регистров (13-1) †(13-n), выходы которых подключены к соответствующим входам соответствующих цифроаналоговых преобразователей (16-1) †(16-n), выходы которых соединены с соответствующими выходными шинами 17 ° Выход триггера 14 подключен к дополнительной выходной шине 18.
Блок 6 мультиплексоров содержит и мультиплексоров, одноименные входы управления которых подключены к соответствующим выводам входов управления блока 6 мультиплексоров, информационные входы мультиплексоров являются информационными входами бло ка 6 мультиплексоров, а выходы мультиплексоров являются соответствующими выходами блока 6 мультиплексоров.
Устройство работает следующим образом.
В момент включения устройства импульс начальной установки поступает на установочный вход счетчика 3 и обнуляет его, Импульсный сигнал тактовой частоты с выхода генератора 1 поступает на с:етный вход счетчика
3, который осуществляет пересчет импульсов, и на вход элемента 2 задержки, величина задержки которого равна времени переключения триггера младшего разряда счетчика 3. На входы мультиплексора 4 поступают аналоговые сигналы, задержку которых необходимо осуществить в устройстве.
Соответственно, на входы блока 6 мультиплексоров поступают коды величин задержек аналоговых сигналов. Согласованное управление мультиплексором 4 и блоком 6 мультиплексоров осуществляется импульсными сигналами на соответствующих выходах счетчика 3.
Таким образом, код величины задержки, поступивший на информационные входы регистра 7 с выходов блока
1256
6 мультиплексоров, соответствует аналоговому сигналу, поступившему на информационный вход аналого-цифрового преобразователя 5 с выхода мультиплексора 4. Управление работой устройства задержки и согласование сигналов управления во времени осуществляется с помощью постоянного запоминающего устройства 8, каждой комбинации импульсных сигналов на адресных входах которого однозначно соответствуе" заранее определенная комбинация импульсных сигналов на
его выходах, а также с помощью первого 9, второго 10, третьего 11 допол- 15 нительных триггеров, k дополнительных триггеров 12 и триггера. 14, управляемых импульсами на соответству— ющих выходах постоянного запоминающего устройства 8 и предназначенных 20 для формирования импульсных сигналов с периодом, кратным периоду импульсного сигнала на выходе генератора 1.
Запись кода величины задержки в регистр 7 происходит о фронту им- 25 пульса, поступившего на его вход син-. хронизации с соответствующего выхода постоянного запоминающего устройства 8. С целью исключения неопределенности при записи кода в регистр 7 З0 на выходе триггера 14 формируется сигнал запрета изменения кодов величин задержек аналоговых сигналов на входных шинах 21 управления уст" ройства, длительность которого t о выбирается из условия о 1 2 3 где t — время отклика внешнего уст1 ройства, формирующего коды величин задержек, на указан- 0 ный сигнал;
t — время задержки кода при про2 хождении через блок 6 мультиплексоров; — время записи кода в ре- 45 з гистр 7.
После осуществления записи кода величины задержки в регистр 7 сигнал запрета с выхода триггера 14 снимается. 50
Аналого-цифровой преобразователь
5 осуществляет преобразование уров" . ня аналогового сигнала на его информационном входе в цифровой код.
Начальная установка аналого.-цифрово-. б го преобразователя 5 осуществляется импульсным сигналом на выходе первого дополнительного триггера 9. На
150 4 вход синхронизации аналого-цифрового преобразователя 5 поступает импульсный сигнал тактовой частоты с соответствующего вьгхода постоянного запоминающего устройства 8. Запись кода, сформированного на вьгходах аналого-цифрового преобразователя 5, в оперативное запоминающее устройство
15 осуществляется по адресу, код которого сформирован на выходах k дополнительных триггеров 12. Логический уровень импульсного сигнала на выходе третьего дополнительного триггера 11 определяет режим работы оперативíîro запоминающего устройства
15, а импульсным сигналом на выходе второго дополнительного триггера 10 осуществляется выборка оперативного запоминающего устройства 15 в режимах записи и считывания информации.
Код адреса записи информации в оперативное запоминающее устройство
15 формируется с учетом содержимого счетчика 3. Таким обоаэом, каждому аналоговому сигналу на входных информационных шинах 19 устройства saдержки соответствуют определенные ячейки памяти оперативного запоминающего устройства 15, в которые последовательно записываются коды уровней соответствующего аналогового сигнала в определенные моменты времени.
Считывание информации из оперативного запоминающего устройства 15 в соответствующий иэ и регистров 13 осуществляется по адресу, сформированному на выходах k дополнительных триггеров 12, во время формирования кода на выходах аналого-цифрового преобразователя 5. Код адреса считывания информации из оперативного запоминающего устройства 15 формируется с уче-.ом содержимого счетчика 3 и регистра 7. Таким образом, цикл обращения к оперативному запоминающему устройству 15 в каждом канале состоит из считывания н записи информации по соответствующим адресам ячеек памяти, относительное расположение которых определяет величину задержки аналогового сигнала в соответствующем канале устройства.
Между каналами устройства задержки и и регистрами 13 существует взаимно однозначное соответствие. В каждый из и регистров 13 по фронту импульса, поступившего на его вход синхронизации с соответствующего вы$ 12561 хода постоянного запоминающего устройства 8, sаписывается информация иэ ячеек памяти оперативного запоминающего устройства 15, соответствующая одному из каналов устройства за5 держки. С помощью n. цифроаналоговых преобразователей 16, осуществляющих преобразование кодов на выходах п регистров 13 в соответствующие уровни сигналов, входные аналоговые сигналы воспроизводятся на соответствующих выходных шинах 17 устройства с задержками,, величины которых, 4 заданы кодами на соответствующих . входных шинах 21 управления устройства и определяются выражением
P k- д1с
=а + $
4 f . где P — целое положительное число, определяемое взаимным расположением ячеек памяти для записи и считывания информации в пределах цикла обращения к оперативному запоминающему устройству 15; 25
f — тактовая частота импульсного сигнала на выходе генератора 1;
k " "количество тактов в цикле обращения к оперативному запоминающему устройству 15; д k — количество тактов в интервале между выборками оперативного запоминающего устройства 15 в пределах цикла обращения;
T. — — время преобразования кода в уровень сигнала в цифроаналоговых преобразователях 16 °
Величина P в случае выполнения неравенства зп где А „- десятичный код адреса записи информации в оперативное запоминающее уст- 45 ройство 15;
А,„ - десятичный код адреса считывания информации из оперативного запоминающего устройства 15, 50 определяется с помощью выражения
"9 а в случае выполнения неравенства
A >z « Ас с помощью выражения . 55
+ A „Añ
1 где N — количество ячеек памяти, зарезервированных в оператив50
Ь ном запоминающем устройстве
15 под информацию в каналах устройстгч задержки.
Формула и з обретения
Многоканальное аналого-цифровое стройство задержки, содержащеемультиплексор, аналого-цифровой преобразователь, оперативное запоминаюцее устройство, триггер, и регистров, ицифроаналоговых преобразователей и счетчик, установочный вход которого подключен к шине начальной установки, а выходы соединены с соответствующими входами управления мультиплексора, информационные входы которого подключены к соответствующим входным информационным шинам, а выход соединен с информационным входом аналого-цифрового преобразователя, выходы которого подключены к соответствующим информационным входам оперативного запоминающего устройства, выходы которого соединены с соответствующими информационнымх входами каждого из и регистров, выходы каждого из и регистров подключены к соответствующим входам соответствующего цифроаналогового преобразователя, а выходы п цифроаналоговых преобразователей являются соответствующими выходными шинами, о т л и ч а ющ е е с я тем, что, с целью расширения области применения за счет обеспечения независимого управления величиной задержки в каждом из каналов устройства, в него введены генератор импульсов, элемент задержки, блок мультиплексоров, дополнительный регистр, (k+3) дополнительных триггеров и постоянное запоминающее устройство, адресные входы которого соединены соответственно с выходами элемента задержки, счетчика и дополнительного регистра, а выходы — соответственно с входом синхронизации аналого-цифрового преобразователя, входами (k+3) дополнительных триггеров, входами синхронизации и регистров, входами триггера и входом синхронизацич дополнительного регистра, причем выходы (k+3) дополнительных триггеров соединены соответственно с входом начальной установки аналогоцифрового преобразователя, с входом синхронизации, входом управления режимом работы и соответствующими адресными входами оперативного запоми1256150
Составитель В.Полешенко
Техред М.Ходанич Корректор И.Муска
Редактор В.Петраш
Заказ 4834/55 Тираж 816 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раутская наб., д.4/5
Производственно-полиграфическое предприятие,г.ужгород,ул.Проектная,4 нающего устройства, выход триггера является дополнительной выходной шиной, а выход генератора импульсов подключен к входу элемента задержки и счетному входу счетчика, выходы ко- 5 торого подключены к входам управления блока мультиплексоров, выходы которого соединены с информационными входами регистра, а входы блока мультиплексоров подключены к соответствующим входным шинам управления задержкой.




