Устройство синхронизации осциллографа
Изобретение относится к электроизмерительной технике и может быть использовано в блоках синхронизации и развертки осциллографов, преимущественно цифровых запоминающих. Цель изобретения - расширение функциональньгх возможностей устройства. Устройство содержит компараторы 1 и 2, блок 3 формирования эталонных напряжений я блок 9 отравления. Введение элементов H-HJTIi-HE 4, 5 и 8 и элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6 и 7 обеспечивает возможность синхронизации от однократных однои двуполярных сигналов в момент выхода сигнала из установленной зоны синхронизации, а также в момент входг сигнала в установленную зону при пересечении положительного уровня синхронизации отрицательным фронтом сигнала положи- , тельной полярности и при пересечении отрицательного уровня синхронизации . положительным фронтом сигнала цательной полярности. 1 табл. 2 ил. ffjTff ffMOff
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
А1 (19) (Ш а1) 4 G 01 R 13/32
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ 113ОБРЕТЕНИЙ И ОТКРЫТИЙ (21} 3813936 j24-21 (22) 20.11.84 (46) 07.09.86. Бюл. и - 33 (72) С.А.Водопьянов, С.И.Сергаев
:и В.Л.Раскоша . (53) 621.317;755(088.8) (56) Техническое описание прибора С9-5, 1979.
Патент Японии Ф 58-17432, кл. 6 01 R 13/32, 1978. (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ OCUHJIЛОГРАФА (57) Изобретение относится к электроизмерительной технике и может быть использовано в блоках синхронизации и развертки осциллографов, преимущественно цифровых запоминающих. Цель изобретения — расширение функциональных возможностей устройства. Устройство содержит компараторы 1 и 2, блок 3 формирования эталонных напряжений и блок 9 управления. Введение элементов И-ИХИ-HE 4, 5 и 8 и элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 6 и 7 обеспечивает воэможность синхронизации от однократных одно- и двуполярных сигналов в момент выхода сигнала из установленной зоны синхронизации, а также в момент вход". сигнала в установленную зону при пересечении положительного уровня синхронизации отрицательным фронтом сигнала положительной полярности и при пересечении отрицательного уровня синхронизации положительным фронтом сигнала отри" цательной полярности. 1 табл. 2 ил.
1255942
Изобретение относится к электроизмерительной технике и может быть использовано в блоках синхронизации и развертки осциллографов, преимущественно пифровых запоминающих.
Целью изобретения является рас" ширение функциональных возможностей, заключ ющееся в возможности синхронизации от однократных одно и двуполярных сигналов в момент выхода сигнала из установленной зоны синхронизации, а также в момент входа сигнала в установленную зону, при пересечении положительного уровня синхронизации отрицательным фронтом сигнала положительной полярности и при пересечении отрицательного уровня синхронизации положительным фронтом сигнала отрицательной полярности.
На фиг. 1 изображена структурная схема устройства; на фиг. 2 — функциональная схема блока управления.
Устройство содержит компараторы
1 и 2, блок 3 формирования эталонных напряжений, логические элементы
И-ИЛИ-НЕ 4 и 5, логические элементы ИСКЛ10ЧАЮ1ЦЕЕ ИЛИ 6 и 7, логический элемент И-ИЛИ-НЕ 8, блок 9 управления, причем гервые входы компараторов 1 и 2. объединены и подключены к входу устройства, к вторым входам компараторов 1 и 2 подключены соответствующие выходы блока 3 формирования эталонных напряжений, выход компаратора 1 через первый элемент
ИСКЛ10ЧАЮЩЕЕ ИЗИ 6 подключен к перво-му и третьему вхоцу логического элемента И-ИЛИ-НГ 8., а выход второго компаратора 2 через второй элемент
ИСКЛЮЧАЮЩЕЕ ИЛИ 7 подключен к четвертому и седьмому входу элемента 8, вторые входы элементов ИСКЛЮЧА10ЩЕЕ
ИЛИ 6 и 7 подключены соответственно к выходам первого и второго элементов И-KIH-HE 4 и 5„ входы которых подключены к соответствующим выходам
10-17 блока 9 управления.
Блок 9 управления соцержит два ,повторителя 18 и 19, два элемента
2ИЛИ-ЧЕ 20 и 21 и два элемента 2И-НЕ
22 и 23, на входы которых поступают сигналы с переключателей режимов, расположенных на передней панели прибора.
Устройство работает следующим образом.
Входной сигнал сравнивается компаратором 1 с положительным эталонным уровнем синхронизации, а компаратором 2 с положительным эталонным уровнем„ поступающим с блока 3 формирования эталонных напряжений. Инверсный вход компаратора 1 соединен с одним входом элемента 6, второй вход которого соединен с выходом элемента 4, а выход элемента 6 соединен с первым и третьим входами элемента 8. Инверс ный выход компаратора 2 соединен с одним входом элемента 7, второй вход которого соединен с выходом элемента 5, а выход элемента 7 соединен с четвертым и седьмым входами элемента 8.
Б зависимости от логических уровней на выходе элементов 4 и 5 выходные сигналы компараторов 1 и 2 либо не инвертируются, либо инвертируются элементами 6 и 7. Не указанные входы элементов 4, 5 и 8 соединены с выходами блока 9 управления. Логические сигналы на выходах элементов и логические уровни, поступающие с блока 9 управления, в зависимости от требуемых условий синхронизации, приведены в таблице.
Первые четыре режима синхронизации удобны при исследовании однократных двуполярных сигналов, а также обеспечивают синхронизацию к любому участку периодического сигнала. Два лоследних режима наиболее удобны при исследовании однократных сигналов, ! полярность которых неизвестна заранее.
Формула изобретения
Устройство синхронизации осциллографа, содержащее первый и второй компараторы, первые входы которых объединены и подключены к входу устройстца, блок формирования опорных напряжений, выходы которого подключены к вторым входам коммутаторов, блок управления, о т л и ч а ю щ ее с я тем, что, с целью расширения функциональных возможностей, в него введены два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и три элемента И-ИЛИ-НЕ, при этом первые входы первого и второго элементов ИСКЛКИАЮЩЕЕ ИЛИ подключены к инверсным выходам первого и второго компараторов соответственно, вторые входы соответственно к выходам первого и второго элементов И-ИЛИ-НЕ, 1255942 а выходы к соответствующим входам третьего элемента И-ИЛИ-НЕ, выход которого является выходом устройства, 1 2
Выходы
° в
11 12 13 14 15 16 17
1 %ГО ХО 0 1 1 1 0 0 1
ФГ О 1
ЧХ 00 0 ЧХ1 Х 1 0 1 1 1 0 0 1
ХЕ 0 0 0 ЕГК О ! 0 О! .Я. 1 1 1 ф 0 О 1 1 1 0 1 О
ЗГИ О Г Г Х 0 0 ! 0 О 0
Lf ГФ 0 1 .Г4..ГФ. Х 0 1 О 0 О 1 1 1
Положительный фронт сигнала, :уровень синхронизации положительный
Отрицательный фронт сигнала, уровень синхронизации положительный
Отрицательный фронт сигнала, уровень синхронизации отрицательный
Положительный фронт сигнала, уровень синхронизации отрицательный
В момент выхода сигнала иэ зоны синхронизации
В момент входа сигнала в зону синхронизации выходы блока управления подключены к соответствующим управляющим входам каждого из трех элементов И-ИЛИ-НЕ.
1255942
Составитель Н. Михалев
Техред Л. Сердокова Корректор И. Муска.Редактор P. Цицика
Заказ 4817/44
Тираж 728
Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4,



